在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
123
返回列表 发新帖
楼主: lxflxflxf1987

[求助] buck dcdc设计问题

[复制链接]
发表于 2016-9-10 11:42:00 | 显示全部楼层
回复 20# tobytian
很简单,你的Error Amplifier是用来提供补偿电路的,它本身的带宽不可以影响到整个dc-dc的带宽。明白了这一点,你就知道error amplifier的带宽设计原则就是它需要离你的环路带宽远一些。也不是说越远越好,不影响稳定性即可。一般需要在环路带宽的5倍或更多,就可以了。
发表于 2016-10-19 16:49:30 | 显示全部楼层
我也遇到类似问题了。。。
发表于 2016-10-31 14:16:26 | 显示全部楼层
感谢分享资料
发表于 2017-5-11 14:48:20 | 显示全部楼层
回复 1# lxflxflxf1987
楼主现在应该对dcdc设计有一些经验了吧,可以写一下每一个模块跟设计的指标之间的关系吗?谢谢。
发表于 2018-6-29 12:09:51 | 显示全部楼层
学习学习 ~!!
发表于 2023-8-25 17:31:49 | 显示全部楼层


我也想知道
发表于 2024-8-9 17:45:34 | 显示全部楼层


哈喽,你现在有哪个书吗,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 12:40 , Processed in 0.017360 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表