在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10771|回复: 3

[求助] 请教DC综合中经过PLL后的时钟该怎么设置

[复制链接]
发表于 2012-6-15 14:07:59 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在电路中采用了smic0.13的PLL锁相环,然后利用PLL的输出时钟来同步中断输出信号,我在DC中将输入时钟create_clock  CLK_IN,将经过PLL的输出时钟create_generate_clock  CLK_OUT,当然两条命令都简写了,可是结果综合后报时序所有路径都是:Path is unconstrained ,请问在综合中该怎样设置PLL的输出时钟?

例:在电路中调用PLL锁相环IP,
      PLLGD_1000B  pll_out(
                            .XIN( clk_in ),
                            .CLKOUT( clk_300M ),
                            );
     然后利用clk_300M来同步int信号,
always @ ( posedge clk_300M  or  rst )
begin
       if ( rst )
             int <= 0;
       else
             int <= int1 & int2;
end

现在我DC综合完后提示如下:
Startpoint: design_top/int_reg
                (rising edge-triggered flip-flop)
Endpoint:INT (output port clocked by CLK)

....................

最后显示:(Path is unconstrained )

请教该怎么设置输入时钟和输出时钟,谢谢!!!
 楼主| 发表于 2012-7-12 17:41:40 | 显示全部楼层
没人知道吗
发表于 2012-7-24 09:41:44 | 显示全部楼层
在PLL的时钟输出端口直接创建时钟
发表于 2020-3-4 17:33:15 | 显示全部楼层
同问
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-14 18:45 , Processed in 0.021018 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表