在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3170|回复: 4

[求助] 求助!DC反标延时严重不对!

[复制链接]
发表于 2012-5-31 08:45:42 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
数字电路我综合后仿真用的是DC的反标文件,也反标成功。但昨天准备交数据的时间,我经过仔细对比发现:反标的反相器(如inv0)的延时都在0.5ns左右,但foundry厂提供的doc却是延时都在0.1ns左右,通过部分数字电路用模拟仿真也证实,反相器的延时确实是0.1ns。但这个DC反标的又该如何理解呢?我现在悲剧了,马上交数据了,发现了这个严重的问题,急啊!!!求高人指点啊。。。。
发表于 2012-5-31 09:12:38 | 显示全部楼层
cell delay与选用的lib以及wire load model有关
 楼主| 发表于 2012-5-31 10:15:02 | 显示全部楼层




    陈老大,这个wire_load是按DC自动选择的,但我刚才又换了其他的wire_load mode重新综合出SDF,还是同样的问题。INV0的延时还是标示为0.5ns。
  另外还有问题请教: stdcell的器件延时和版图位置有关吗?为什么我后仿真时提出的SDF文件标出的各个INV0延时都是不一样的,有大有小。
我个人一直认为同一个器件本身的延时是固定的。
发表于 2012-5-31 10:49:06 | 显示全部楼层
1)你要确认同foundry的条件完全相同!
2)当然与位置有关!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 21:22 , Processed in 0.017155 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表