在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 9784|回复: 10

[讨论] pipeline ADC中电容mismatch的calibration

[复制链接]
发表于 2012-5-21 12:47:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在一些电容取值偏小的场合,单单使用muli-bit都还解决不了问题,电容mismatch的calibration貌似很有必要。这方面的论文太多了,有给输入到比较器VTH然后force 0 and force 1,也有capacitor shuffling,甚至很多乱七八糟的LMS background calibration。不知道哪位大虾在实战中应用过?
      大家讨论下
发表于 2012-5-23 15:30:19 | 显示全部楼层
你这问题都够写本书了,感觉对电容mismatch的要求主要还是看应用的,看你是关心sndr还是sfdr了,一般文章中都是关心SFDR,但是看你的问题似乎是关心SNDR,这样的话版图技巧优先,其次再说calibration。
 楼主| 发表于 2012-5-23 23:10:40 | 显示全部楼层
回复 2# seetoo


    mismatch引起的gain error既可以引发harmonic,更能引起很多的spur,从而恶化SNR和SFDR。从我的实测结果来看,单独版图技巧很难解决问题(单位电容400f,大概能做到85dBc左右 SFDR,并且对SNR影响很大,可以Limit到75dB),并且当速度上去之后,电容阵列不敢走得太复杂,因为电容本来不大,引线寄生影响太大。我想来想去,似乎只能做calibration,将其他模块尽可能做好,单独校准mismatch。
    不知大侠在实战中用过没?
 楼主| 发表于 2012-5-23 23:12:01 | 显示全部楼层
回复 2# seetoo


    如果我关心SFDR,那应当如何?如果我关心SNDR,又该如何?我咋觉得这俩本来就一体的呢
发表于 2014-6-29 16:57:05 | 显示全部楼层
all can discuss this !
发表于 2014-7-1 15:14:22 | 显示全部楼层
你要达到这么高的SFDR和SNR,校准时必须的,一般我们认为10bit或者一些,不需要校准,12bit以上一般都是带校准的
发表于 2014-11-12 16:56:30 | 显示全部楼层
最近在看校准这块,前台校准,没啥头绪,要会的交流下啊
发表于 2015-2-7 09:20:55 | 显示全部楼层
博主 你看的怎么样啦
发表于 2015-2-7 10:35:44 | 显示全部楼层
fdsagfdagd
发表于 2015-2-7 19:00:33 | 显示全部楼层
电容calibrate很容易,这个temp independent,比较难的是opamp gbw和nonlinearity
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-11 16:13 , Processed in 0.027329 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表