在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 94162|回复: 748

[资料] PCI+EXPRESS体系结构导读 PDF

[复制链接]
发表于 2012-5-8 12:28:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
taobao上买的拿出来共享

前言
第Ⅰ篇 PCI体系结构概述
第1章 PCI总线的基本知识
1.1 PCI总线的组成结构
1.1.1 HOST主桥
1.1.2 PCI总线
1.1.3 PCI设备
1.1.4 HOST处理器
1.1.5 PCI总线的负载
1.2 PCI总线的信号定义
1.2.1 地址和数据信号
1.2.2 接口控制信号
1.2.3 仲裁信号
1.2.4 中断请求等其他信号
1.3 PCI总线的存储器读写总线事务
1.3.1 PCI总线事务的时序
1.3.2 Posted和NonPosted传送方式
1.3.3 HOST处理器访问PCI设备
1.3.4 PCI设备读写主存储器
1.3.5 Delayed传送方式
1.4 PCI总线的中断机制
1.4.1 中断信号与中断控制器的连接关系
1.4.2 中断信号与PCI总线的连接关系
1.4.3 中断请求的同步
1.5 PCIX总线简介
1.5.1 Split总线事务
1.5.2 总线传送协议
1.5.3 基于数据块的突发传送
1.6 小结

第2章 PCI总线的桥与配置
2.1 存储器域与PCI总线域
2.1.1 CPU域、DRAM域与存储器域
2.1.2 PCI总线域
2.1.3 处理器域
2.2 HOST主桥
2.2.1 PCI设备配置空间的访问机制
2.2.2 存储器域地址空间到PCI总线域地址空间的转换
2.2.3 PCI总线域地址空间到存储器域地址空间的转换
2.2.4 x86处理器的HOST主桥
2.3 PCI桥与PCI设备的配置空间
2.3.1 PCI桥
2.3.2 PCIAgent设备的配置空间
2.3.3 PCI桥的配置空间
2.4 PCI总线的配置
2.4.1 Type01h和Type00h配置请求
2.4.2 PCI总线配置请求的转换原则
2.4.3 PCI总线树Bus号的初始化
2.4.4 PCI总线Device号的分配
2.5 非透明PCI桥
2.5.1 Intel 21555中的配置寄存器
2.5.2 通过非透明桥片进行数据传递
2.6 小结

第3章 PCI总线的数据交换
3.1 PCI设备BAR空间的初始化
3.1.1 存储器地址与PCI总线地址的转换
3.1.2 PCI设备BAR寄存器和PCI桥Base、Limit寄存器的初始化
3.2 PCI设备的数据传递
3.2.1 PCI设备的正向译码与负向译码
3.2.2 处理器到PCI设备的数据传送
3.2.3 PCI设备的DMA操作
3.2.4 PCI桥的Combining、Merging和Collapsing
3.3 与Cache相关的PCI总线事务
3.3.1 Cache一致性的基本概念
3.3.2 PCI设备对不可Cache的存储器空间进行DMA读写
3.3.3 PCI设备对可Cache的存储器空间进行DMA读写
3.3.4 PCI设备进行DMA写时发生Cache命中
3.3.5 DMA写时发生Cache命中的优化
3.4 预读机制
3.4.1 指令预读
3.4.2 数据预读
3.4.3 软件预读
3.4.4 硬件预读
3.4.5 PCI总线的预读机制
3.5 小结

第Ⅱ篇 PCIE xpress体系结构概述
第4章 PCIe总线概述
4.1 PCIe总线的基础知识
4.1.1 端到端的数据传递
4.1.2 PCIe总线使用的信号
4.1.3 PCIe总线的层次结构
4.1.4 PCIe链路的扩展
4.1.5 PCIe设备的初始化
4.2 PCIe体系结构的组成部件
4.2.1 基于PCIe架构的处理器系统
4.2.2 RC的组成结构
4.2.3 Switch
4.2.4 VC和端口仲裁
4.2.5 PCIe_t0.PCI/PCI.x桥片
4.3 PCIe设备的扩展配置空间
4.3.1 Power Management Capability结构
4.3.2 PCI Express CapaJbility结构
4.3.3 PCI Express Extended Capabilities结构
4.4 小结

第5章 Montevilna的MCH和ICH
5.1 PCI总线0的Device0设备
5.1.1 EPBAR寄存器
5.1.2 MCHBAR寄存器
5.1.3 其他寄存器
5.2 Montevina平台的存储器空间的组成结构
5.2.1 Legacy地址空间
5.2.2 DRAM域
5.2.3 存储器域
5.3 存储器域的PCI总线地址空间
5.3.1 PCI设备使用的地址空间
5.3.2 PCIe总线的配置空间
5.4 小结

第6章 PCIe总线的事务层
6.1 TLP的格式
6.1.1 通用TLP头的Fmt字段和Type字段
6.1.2 TC字段
6.1.3 Attr字段
6.1.4 通用TLP头中的其他字段
6.2 FLP的路由
6.2.1 基于地址的路由
6.2.2 基于ID的路由
6.2.3 隐式路由
6.3 存储器、I/O和配置读写请求TLP
6.3.1 存储器读写请求TLP
6.3.2 完成报文
6.3.3 配置读写请求TLP
6.3.4 消息请求报文
6.3.5 PCIe总线的原子操作
6.3.6 TLP Processing Hint
6.4 TLP中与数据负载相关的参数
6.4.1 Max-Payload-Size参数
6.4.2 Max-Read-Request-Size参数
6.4.3 RCB参数
6.5 小结

第7章 PCIe总线的数据链路层与物理层
7.1 数据链路层的组成结构
7.1.1 数据链路层的状态
7.1.2 事务层如何处理DL_Down和DL_Up状态
7.1.3 DLLP的格式
7.2 ACK/NAK协议
7.2.1 发送端如何使用ACK/NAK协议
7.2.2 接收端如何使用ACK/NAK协议
7.2.3 数据链路层发送报文的顺序
7.3 物理层简介
7.3.1 PCIe链路的差分信号
7.3.2 物理层的组成结构
7.3.3 8/10b编码与解码
7.4 小结

第8章 PCIe总线的链路训练与电源管理
8.1 PCIe链路训练简介
8.1.1 链路训练使用的字符序列
8.1.2 Electrical Idle状态
8.1.3 Receivel Detect识别逻辑
8.2 LTSSM状态机
8.2.1 Detect状态
8.2.2 Polling状态
8.2.3 Configuration状态
8.2.4 Recovery状态
8.2.5 LTSSM的其他状态
8.3 PCIe总线的ASPM
8.3.1 与电源管理相关的链路状态
8.3.2 IJD状态
8.3.3 LDs状态
8.3.4 L1状态
8.3.5 L2状态
8.4 PCIPM机制
8.4.1 PCIe设备的D-State
8.4.2 D-State的状态迁移
8.5 小结

第9章 流量控制
9.1 流量控制的基本原理
9.1.1 Rate-Based流量控制
9.1.2 Credit-Based流量控制
9.2 Credit-Based机制使用的算法
9.2.1 N123算法和N123+算法
9.2.2 N23算法
9.2.3 流量控制机制的缓冲管理
9.3 PCIe总线的流量控制
9.3.1 PCIe总线流量控制的缓存管理
9.3.2 Current节点的Credit
9.3.3 VC的初始化
9.3.4 PCIe设备如何使用FCF
9.4 小结

第10章 MSI和MSI-×中断机制
10.1 MSI/MSI-X Capability结构
10.1.1 MSI Capability结构
10.1.2 MSI-X Capability结构
10.2 PowerPC处理器如何处理MSI中断请求
10.2.1 I中断机制使用的寄存器
10.2.2 系统软件如何初始化PCIe设备的MSI Capability结构
10.3 x86处理器如何处理MSI-X中断请求
10.3.1 Message Address字段和Message Data字段的格式
10.3.2 FSB Interrupt Message总线事务
10.4 小结

第11章 PCI/PCIe总线的序
11.1 生产/消费者模型
11.1.1 生产/消费者的工作原理
11.1.2 生产/消费者模型在PCI/PCIe总线中的实现
11.2 PCI总线的死锁
11.2.1 缓冲管理引发的死锁
11.2.2 数据传送序引发的死锁
11.3 PCI总线的序
11.3.1 PCI总线序的通用规则
11.3.2 Delayed总线事务的传送规则
11.3.3 PCI总线事务通过PCI桥的顺序
11.3.4 LOCK,Delayed和Posted总线事务间的关系
11.4 PCIe总线的序
11.4.1 TLP传送的序
11.4.2 ID-Base Ordering
11.4.3 MSI报文的序
11.5 小结

第12章 PCIe总线的应用
12.1 Capric卡的工作原理
12.1.1 BAR空间
12.1.2 Capric卡的初始化
12.1.3 DMA写
12.1.4 DMA读
12.1.5 中断请求
12.2 Capric卡的数据传递
12.2.1 DMA写使用的TLP
12.2.2 DMA读使用的TLP
12.2.3 Capric卡的中断请求
12.3 基于PCIe总线的设备驱动
12.3.1 Caprie卡驱动程序的加载与卸载
12.3.2 Caprie卡的初始化与关闭
12.3.3 Capric卡的DMA读写操作
12.3.4 Capric卡的中断处理
12.3.5 存储器地址到PCI总线地址的转换
12.3.6 存储器与Cache的同步
12.4 Capric卡的延时与带宽
12.4.1 TLP的传送开销
12.4.2 PCIe设备的DMA读写延时
12.4.3 Capric卡的优化
12.5 小结

第13章 PCIe总线与虚拟化技术
13.1 I0MMU
13.1.1 IOMMU的工作原理
13.1.2 IA处理器的VT-d
13.1.3 AMD处理器的IOMMU
13.2 ATS(Address Translation Services)
13.2.1 TLP的AT字段
13.2.2 地址转换请求
13.2.3 Invalidate ATC
13.3 SR.1 0V与MR-IOV
13.3.1 SR-IOV技术
13.3.2 MR-IOV技术
13.4 小结

第Ⅲ篇 Linux与PCI总线
第14章 Linux PCI的初始化过程
14.1 Linuxx86对PCI总线的初始化
14.1.1 pcibus_class_init与pci_driver_init
……

第15章 LinuxPCI的中断处理
参考文献
PCI EXPRESS体系结构导读.part1.rar (15 MB, 下载次数: 17309 )
PCI EXPRESS体系结构导读.part2.rar (15 MB, 下载次数: 16302 )
PCI EXPRESS体系结构导读.part3.rar (15 MB, 下载次数: 16368 )
PCI EXPRESS体系结构导读.part4.rar (15 MB, 下载次数: 15668 )
PCI EXPRESS体系结构导读.part5.rar (5.1 MB, 下载次数: 9717 )
发表于 2012-5-16 21:35:49 | 显示全部楼层
太感谢楼主的分享了,太需要了,多谢!
发表于 2012-5-21 16:31:25 | 显示全部楼层
感谢楼主啊,最近正在学。
发表于 2012-5-26 14:57:52 | 显示全部楼层
感謝分享 很有幫助
发表于 2012-6-6 12:28:07 | 显示全部楼层
看看能给多少分,要够就下
发表于 2012-6-6 13:48:58 | 显示全部楼层
感谢楼主的分享,非常好的资料啊。
发表于 2012-6-6 17:02:17 | 显示全部楼层
非常感谢
发表于 2012-6-14 13:37:38 | 显示全部楼层
是全本的吗?
发表于 2012-6-14 13:41:03 | 显示全部楼层
谢谢分享!找了好久了。
 楼主| 发表于 2012-6-14 13:41:14 | 显示全部楼层
回复 9# by991

是啊
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 00:56 , Processed in 0.025478 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表