在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5574|回复: 11

[求助] 关于sar adc 电容阵列的接法

[复制链接]
发表于 2012-3-27 18:51:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一般是上极板固定端接比较器,下极板自由端分别接输入、vref、gnd。
不过小弟目前碰到的是固定端接输入,下极板接的是vref、gnd的。这种接法,常见吗?另外如果正确的话,有什么好处呢?谢谢。
发表于 2012-4-1 11:44:49 | 显示全部楼层
很多论文有介绍
发表于 2012-5-8 12:39:06 | 显示全部楼层
回家看看书把
发表于 2012-5-8 14:52:54 | 显示全部楼层
it works. And as you can see, with top plate sampling, the capacitance is reduced by 50%.

However, top plate sampling has lots of problems.
发表于 2012-7-4 14:46:42 | 显示全部楼层
学习下
发表于 2012-7-17 16:00:10 | 显示全部楼层
学习下学习下
发表于 2012-7-17 22:48:23 | 显示全部楼层
学习了...
 楼主| 发表于 2012-7-19 10:51:31 | 显示全部楼层
回复 4# wandola


    你好。帖子另开,附有线路图,该结构比较器输入寄生效应明显。不知道为什么要用这类结构
 楼主| 发表于 2012-7-19 11:16:05 | 显示全部楼层
发表于 2012-12-11 16:55:50 | 显示全部楼层
本帖最后由 windrain4 于 2012-12-11 18:53 编辑

回复 4# wandola


   Hello wandola, what are the problems? could  you pls explain it a bit?
(exclude a large common voltage change on comparator)
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-2 01:05 , Processed in 0.025413 second(s), 5 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表