在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2681|回复: 5

[求助] LVS smic0.18um layout cadence rf ic

[复制链接]
发表于 2012-3-2 14:29:23 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 rf_ic_layout 于 2012-3-2 14:30 编辑

使用smic0.18um 工艺画版图时,做LVS 验证时,显示电路与版图一致,但是有这个错误显示  malformed device rfnpsab   这是什么情况呢?怎样解决呢?
发表于 2012-3-2 23:42:56 | 显示全部楼层
跑一下DRC, DRC通过了LVS才有意义。
 楼主| 发表于 2012-3-3 14:02:21 | 显示全部楼层
回复 2# amodaman


    DRC 跑完了就是前面所说的格点问题和一些电流密度问题,其他没什么问题。然后跑LVS 就是这个error,不知道是不是个严重的错误?
发表于 2012-3-3 17:38:46 | 显示全部楼层
LVS能对上,但是器件识别失败,这有可能是真正的版图问题,不要轻易放过。

你查一下你的器件在接地方面有没有疏漏。
发表于 2012-5-3 14:04:40 | 显示全部楼层
我也遇到了同样的问题:malformed device rppsab_ckt。

不过我知道这是我的dummy电阻不能识别造成的。但是,这也间接导致我的真实的电阻出现了parameter错误。麻烦了。

请教各位大仙!
发表于 2012-5-5 10:32:44 | 显示全部楼层
你们要检查一下Smic规则文件中的开关设置是否合适。电阻电容的识别是有多个方式的,要选择一个合适自己电路实施的方式,所以规则文件中一开始的很多开关设置都要弄清楚。我记得我们碰到这个问题的时候就是这样解决的,除非….我记错了?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 06:30 , Processed in 0.023139 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表