在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5167|回复: 11

[原创] 用SOPC builder建立pcie确实挺方便

[复制链接]
发表于 2012-3-2 13:47:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
最近在做pcie的项目,经过几番研究最后选择了用硬核在sopc builder中来做。
      我的方案选择过程是这样的:首先想用PCIE物理层芯片加FPGA,但发现还要买软核,价格也不菲,何况我们用量不大,不如干脆直接用硬核。关于硬核的例程,altera给出了两种方式,一种是直接用ip核,另一种是用sopc来做。
      把两个工程都研究了一番,发现用sopc来做要确实方便多了。因为altera给的例程只是完成了一个常用功能,我们要实现自己的功能要修改很多地方。然而sopc中我们可以很方便的连接器件,不用考虑总线仲裁问题,确实挺方便的。
      关于具体的问题大家可以问我哦,另外我的购物网也欢迎看看www.ggtown.cn。大家调试PCIE硬核有什么问题可以给我留言,大家一起讨论。
发表于 2012-4-19 13:08:54 | 显示全部楼层
留个联系方式讨论讨论吧,我的QQ:157725538,tel:18601686815
发表于 2012-4-19 13:20:00 | 显示全部楼层
连接打不开,怎么讨论啊
发表于 2012-5-7 20:20:33 | 显示全部楼层
不知道楼主对,ip核的用法熟不熟,如果熟的话还望解惑。我按照手册上生成了硬核,在simulation的时候,做到do runtb.do那一步出错了,modelsim报错
Error loading design
# Error: Error loading design
#        Pausing macro execution
# MACRO ./runtb.do PAUSED at line 110不知楼主能够解惑
发表于 2012-7-13 22:37:45 | 显示全部楼层
谢谢西诶些系诶下则
发表于 2012-7-13 22:39:03 | 显示全部楼层
西诶西诶歇息额
发表于 2012-7-14 01:14:59 | 显示全部楼层
在sopc里使用pcie硬核,由于受到cpu频率的限制,只能做一些低速的东西,失去了pcie高速的意义。试想一下,pcie的2.5G的传输,到了CPU 200M以下的主频,可想而知。
发表于 2012-7-16 17:01:17 | 显示全部楼层
楼主,互加下QQ交流吧  308089334
发表于 2015-9-6 21:14:45 | 显示全部楼层
学习学习了!!!!!!!!!!!!!!
发表于 2015-9-10 18:08:36 | 显示全部楼层
谢谢西诶些系诶下则
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-7-14 12:24 , Processed in 0.028132 second(s), 11 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表