在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4347|回复: 4

[讨论] 带隙基准电路受到电源干扰怎么办?

[复制链接]
发表于 2012-2-28 22:32:09 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有启动电路,基准的瞬态启动特性也正常,想到一个问题,如果电源有较大的扰动或噪声,或有跳动,基准输出会有什么变化,我想知道如何仿真,来验证基准电路抵抗这种干扰的性能?
我试了Vpulse, 用跳变的方波来模拟电源电压的跳动,条件如下:
risetime:       1u,
falltime:       1u,
pulse width:  50u,
period:         100u,  
高电平3.5V,低电平2.5V,其中电源电压大于2V以后基准就可以稳定输出约1.2V,按说2.5V~3.5V都在正常工作范围内,但是仿真结果,输出并不是稳定的输出,而是电源电压跟着跳变,下降沿即3.5V变到2.5V时,基准输出变成0.5V。

请教,这是什么原因?这种仿真方法对不对?一般基准仿真不这样仿真吧,是不是每个基准电路都会如此?
发表于 2012-2-29 08:45:53 | 显示全部楼层
你的跳动有高频成分,估计你BG的高频PSRR比较低,一般分析一下power上可能的噪声源的频率,看一下psrr就OK,BG最重要的是低频PSRR
发表于 2012-2-29 09:46:01 | 显示全部楼层
watch out negative feedback>positive feedback to make sure loop stb!
 楼主| 发表于 2012-3-1 14:41:11 | 显示全部楼层




    power上可能的噪声源的频率 怎么分析?
 楼主| 发表于 2012-3-1 15:06:40 | 显示全部楼层
本帖最后由 扑火 于 2012-3-1 15:08 编辑


watch out negative feedback>positive feedback to make sure loop stb!
maxllent_liu 发表于 2012-2-29 09:46




    stb怎么仿真?以下面这个基本结构为例
1.png
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-26 08:37 , Processed in 0.027204 second(s), 11 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表