在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3025|回复: 7

[讨论] 求助:关于环振振荡频率不稳定的问题

[复制链接]
发表于 2011-12-27 16:03:27 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 xgjiejie 于 2011-12-27 17:22 编辑

本人设计了一款三级差动电路构成的环形振荡器,恒流偏置的,设计目标是工作电压3V——5V输出频率1.2MHZ,后仿3V为1.201MHz,5V为1.225MHz,PVT仿真均在可接受范围内,可是芯片回来测试,3V为1.1MHz左右,5V为600KHz左右,而且3.5^4.5V之间存在波形不稳定现象,这应该是三级差动电路的问题呢还是buffer级的问题?

补充一下:差动结构是采用拉扎维的模拟CMOS集成电路设计200页,图7.55所示结构的
 楼主| 发表于 2011-12-27 16:14:59 | 显示全部楼层
我觉得5V输出的频率是实际值得一半,应该是buffer级的问题,可是木有理论支持我,buffer会吃掉一半的频率吗?跪求各位大侠指导了
发表于 2011-12-27 16:43:39 | 显示全部楼层
你光说,我们凭空想也想不出来,把你的电路图,仿真结果,测试结果都贴上来。
发表于 2011-12-27 16:44:15 | 显示全部楼层
偏置电流在5V下正常吗?芯片里是否有LDO之类的东西,看看是不是启动问题
 楼主| 发表于 2011-12-27 16:54:45 | 显示全部楼层
回复 4# hxrl

偏置电流正常,没有LDO,如果是电流的问题,中间电压也应该是稳定在某一个频率吧,但是测试现象是中间电压时存在波形不稳定现象,谢谢你!
发表于 2011-12-27 21:37:17 | 显示全部楼层
不明白楼主说什么,上图
发表于 2011-12-27 21:45:14 | 显示全部楼层
不明白楼主说什么,上图
发表于 2011-12-28 14:02:41 | 显示全部楼层
是不是buffer的整形判决电路门限太高了?
恒流输出到电容,频率不变的话,峰峰值也不变,但判决门限随电源电压的升高而升高,所以从3V 上升到5V过程中,某个波形判决不出来。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-12 15:52 , Processed in 0.028193 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表