在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2566|回复: 4

[求助] 将FPG内部的信号通过管脚输出给外部相关器件的时候怎么进行时钟锁存呢

[复制链接]
发表于 2011-11-23 09:57:28 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
在一本书中介绍到:
当你需要将FPGA/CPLD 内部的信号通过管脚输出给外部相关器件的时候,如果不影响
功能最好是将这些信号通过用时钟锁存后输出。因为通常情况下一个板子是工作于一种或两种时钟模式下,与FPGA/CPLD 相连接的芯片的工作时钟大多数情形下与FPGA 的时钟同源,如果输出的信号经过时钟锁存可以起到如下的作用:
􀂄 容易满足芯片间信号连接的时序要求;
􀂄 容易满足信号的建立保持时间;

输出信号要时钟锁存是什么意思呢,难道是额外的再加个d触发器,慢一拍输出吗?
发表于 2011-11-23 10:13:30 | 显示全部楼层
应该意思就是在输出的时候用时钟打一拍保证了时钟和数据对齐,消除了数据在片内的延时。
发表于 2011-11-23 10:16:48 | 显示全部楼层
谢谢楼上回答 学习了
 楼主| 发表于 2011-11-23 10:43:01 | 显示全部楼层
回复 2# buley


    假设就是一位加法器,你的意思就是反应成代码就是
  always @(posedge clk)
   out_temp1 <= a+b;
  out_temp2 <= a-b;

  always @(posedge clk)  
     true_out1<= out_temp1;
     true_out2<= out_temp2;
  但是这两个always是并行的,怎么缓慢一拍呢
发表于 2011-11-23 14:01:34 | 显示全部楼层
回复 4# 走走停停


    你用RTL级图去想这个问题,就很容易理解了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-26 06:05 , Processed in 0.036967 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表