在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2066|回复: 1

[求助] LDO新手有简单问题急需求助

[复制链接]
发表于 2011-10-27 21:17:54 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

专题题目是2V~ to 1.8V LDO。因为只是要实作经验,教授完全没提供任何specifications!私自设定为


2~5V to 1.8V 50mA capacitorLESS LDO TSMC0.18um

以下是采用架构: Full On-Chip CMOS Low-Dropout Voltage Regulator(2007) Robert J. Milliken

2007.jpg


上图电路最早2007年提出,利用微分器當作动态补偿

下图是2008年的另一种实践电路(原理一模一样) A Robust Low-Voltage On-Chip LDO Voltage Regulator in 180nm




2008.jpg

小弟首先设计未加入动态补偿下的稳态架构

问题

ERROR AMPLIFIER 如下图所示有一颗在线性区,请问如何调整呢?

ERROR AMPLIFIER 规格:DC Gain 74db, 相位裕度85
GBW=2.25MHz

合理怀疑POWER MOS 在无负载下的电流因为只有5uA导致MOS位于Sub threshold 于是将电阻值减半(无负载电流加倍为10uA),但是Vgs也只能增加到0.18V

2011.jpg


问题二

POWER MOS 管的DropOut电压由Vds,sat =sart(2*Imax/(KP*W/L))得到,KP经过精粹为288uA/V^2 得到W/L=6800um/0.18um 但参考的文件写出为W/L= 13000um/0.18um 请问该如何得到正确的KP


问题三

ERROR
slew rate
特别差劲,就算是single stage OTA 也不至于如此,请问出了什么错误呢?


SR.jpg
发表于 2011-10-27 22:25:02 | 显示全部楼层
不知道你的偏置电流是多少.slew rate很差  可能造成的原因 我个人估计在于cascode两条支路电流没有配置好。你要保证cascade一路电流稍微大于folder的尾电流的一半。三森书上写的比较清楚。
另外,你的power 管子那么大,输出电流非常小,此时power管肯定处于亚阈值区。它的gate与source肯定只比vth低一丁点。如果此时EA的输出范围不够大,你所标识出的那个管子最先进入线性区。当负载电流增加时
,那个管子可以进入饱和区的。
另外,我对你的cascade负载的链接方式表示很怀疑。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-20 00:57 , Processed in 0.027823 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表