在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3412|回复: 3

请问这里低通滤波器的参数是怎么确定的?

[复制链接]
发表于 2011-10-14 11:23:00 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在书上看了一个costas的例程,设计要求是:使用verilog实现全数字的costas环载波同步算法,数据速率为32kbps,
载波频率为(56+-0.1)kHz,数据位宽为16bit,采样速率为256kHz,输入信噪比为5dB,要求环路
锁定后相位抖动小于5度。其中提到混频后的FIR低通滤波器设计,带宽fa取32kHz,截止频率为80kHz,这个截止频率80kHz
是怎么得来的?按理说采样速率256/2=128啊。
 楼主| 发表于 2011-10-14 13:51:04 | 显示全部楼层
where is
发表于 2012-3-29 16:35:19 | 显示全部楼层
应该是跟采样速率有关吧。数字信号处理书上有专门的滤波器设计,建议看看。
发表于 2013-10-5 20:42:57 | 显示全部楼层
matlab的工具算
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 20:29 , Processed in 0.015579 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表