在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 2747|回复: 1

[资料] 印刷电路板布局指导原则

[复制链接]
发表于 2011-1-16 18:40:22 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
前 言
隨著高科技領域的進步,電磁干擾(electromagnetic inference, EMI)的問題也日益增多。當半導體元件速度變得愈快、密度愈高時,雜訊也愈大。對印刷電路板(PCB)設計工程師而言,EMI的問題也日趨重要。忽視EMI佈局的設計工程師,將發現其設計不是在執行時無法與規格一致,就是根本無法動作。 藉由適當的印刷電路板佈局技術與配合系統化的設計方法,可預先避免EMI問題的干擾。 本文所列舉的電路板佈局指導原則雖非解決EMI問題的萬靈丹,但利用已證實的佈局方法,可有效的降低在以高頻微處理器/數位信號處理器為基礎的數位類比混合信號系統中的EMI干擾。% S) D- h4 ]8 ~# c$ ?1 F
$ y0 ]6 @& r' @" P7 G* I* d4 X
電磁干擾簡介% Z# G3 j1 O& d3 W
PCB的佈局原則7 y! ^( |1 p8 O6 w6 o- G9 K
        元件的放置
        接地的佈局/接地雜訊的定義/降低接地雜訊
        電源線的佈局與解耦/電源線的雜訊耦合/電源線濾波器 (power line filter)
        信號的佈局
        數位IC的削尖電容(despiking capacitor)
        數位電路的雜訊與佈線
        類比電路的雜訊與佈線
PCB 佈局降低雜訊的檢查要項
印刷电路板布局指导原则.pdf


&

发表于 2011-2-26 20:11:21 | 显示全部楼层
THANKS
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-22 23:04 , Processed in 0.018535 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表