在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: zxcvbnmzx

[求助] 一个迟滞比较器原理求助

[复制链接]
发表于 2011-5-28 11:28:35 | 显示全部楼层
关键是在sizing的时候,两边active load 是不对称得,就可以产生hysterisis咯
发表于 2011-8-20 21:49:49 | 显示全部楼层
这个不是很理解 跪求指导啊
发表于 2012-3-8 16:20:47 | 显示全部楼层
看allen的书
发表于 2012-3-8 17:57:14 | 显示全部楼层
这一实现OSC
发表于 2012-3-9 19:51:54 | 显示全部楼层
本帖最后由 analoging 于 2012-3-9 19:58 编辑

vi1接为参考电平,vi2较小时,电流都从m1流过,m2中没有电流,此时m3饱和,m6深线性区,m4,m7截止。想象以下过程,逐渐增大vi2,m2,m6中电流逐渐增大,但m4,m7仍然截止,此时m3的电流相应减小,m3的|vgs|逐渐减小,而m6呢,分析它的工作状态,|vgs|逐渐下降,而电流逐渐增大,它的|vds|必然由接近0而逐渐变大。也就是说m6会从深线性区逐渐过渡到饱和区。当m6达到临界饱和区时,m4,m7仍然没有导通。此时,m3与m6按宽长比之比来分尾电流源的电流,因为管子都饱和嘛,vgs一样。这时你可以分析一下两个输入管的vgs的大小关系。当m6的宽长比大于m3的宽长比时,流过m6的电流大于流过m3的电流,自然m2的vgs大于m1的vgs。就在这时,我们也知道管子饱和后就可以做放大器了,m6的|vgs|变化会引起它vds的很大变化,共源级放大器嘛。vi2继续曾大,则m6的|vgs|继续减小,引起m6的|vds|突然地变大,从而使m4,m7导通,到此,电路翻转。
vi2由较小于vin1的电平开始增大,直到翻转时,m3,m6按宽长比之比分尾电流源的电流,由此来计算出两路的电流,在分别由电流得出m1,与m2的vgs,就可得出翻转时的两输入管的vgs之差,其实就是所谓的迟滞电压了。vi2由大到小的情况也是一样的分析。
发表于 2012-3-9 22:00:51 | 显示全部楼层
有点latch的意思
发表于 2016-5-21 22:55:01 | 显示全部楼层
学习了!
发表于 2016-5-24 16:29:42 | 显示全部楼层
baker的书上有详细的推导
发表于 2016-6-27 15:28:35 | 显示全部楼层
学习了
发表于 2017-8-14 14:59:18 | 显示全部楼层
前面个为讲的都很不错,但是我有一个疑问,就是电路在实际设计的时候M3和M6的尺寸其实是一样的,这又是为什么呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 03:46 , Processed in 0.021739 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表