在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4741|回复: 2

[求助] 关于 Veri_SMIC018_2.3的LVS问题

[复制链接]
发表于 2010-11-11 19:56:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

我用 Veri_SMIC018_2.3 工艺 (0.18)做纯数字设计出现了一下的LVS问题,请高手帮帮忙。




我的设计是纯数字电路。PAD供电 VSSH VDDH


标准单元供电 GND VDD


其中 VSSHpad电源的地,GND是标准单元的地。


GDS文件抽取SP文件的时候,出现下面的warning,以至于后面的比较结果出现错误

----------------------------------

Stamping conflict in SCONNECT - Multiple source nets stamp one target net

Net GND is selected for stamping

Projected nets:VSSH

----------------------------------




在从GDS中抽取的SP文件中,因为把VSSH拒绝了,造成了芯片PAD环中应该连VSSH的地方,连成了GND


造成结果不对。


请问大家碰到过这种情况吗》?应该从那里下手改正啊》???

发表于 2010-11-12 09:17:57 | 显示全部楼层
是GND和VSSH短路了吧??
发表于 2010-11-12 17:24:25 | 显示全部楼层
你这情况, 就是要让Standard cell的GND pin 连接到net VSSH 上面. 得在生成verilog netlist时带上PG的信息, 然后产生spice netlist时应该就连上了.
verilog netlist例子:
CELLA U1(.A(XX), .B(XX), .VDD(VDDH), .GND(VSSH));
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-27 13:36 , Processed in 0.016978 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表