|
马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
本帖最后由 cjsb37 于 2013-4-29 09:15 编辑
各位高人:
===================================
在54x的Ti关于汇编语言的技术文档中,在MEMORY一节中有:
Example 6-3. The MEMORY Directive
/**************************************************/
/* Sample command file with MEMORY directive */
/**************************************************/
MEMORY
{
PAGE 0:
ROM: origin = C00h, length = 1000h
PAGE 1:
SCRATCH: origin = 60h, length = 20h
ONCHIP: origin = 80h, length = 1000h
}
文中还有一个图示说明这个存储器的映射,其中PAGE0的ROM区间是片上rom(on-chip rom),可是遍查54x系列的dsp, 没有一个dsp中的片上rom的地址在C00h~1C00h,我搞不清楚是怎么回事?
=================================================
欢迎各位指教!
|
|