在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!)    创芯人才网--重磅上线啦!
查看: 2439|回复: 0

[原创] 关于片上ROM存储器映射的疑问?

[复制链接]
发表于 2006-10-6 13:49:15 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 09:15 编辑

各位高人:

===================================

在54x的Ti关于汇编语言的技术文档中,在MEMORY一节中有:

Example 6-3. The MEMORY Directive
/**************************************************/
/* Sample command file with MEMORY directive */
/**************************************************/

MEMORY
{
PAGE 0:
        ROM: origin = C00h, length = 1000h

PAGE 1:
        SCRATCH: origin = 60h, length = 20h
        ONCHIP:  origin = 80h, length = 1000h
}



文中还有一个图示说明这个存储器的映射,其中PAGE0的ROM区间是片上rom(on-chip rom),可是遍查54x系列的dsp, 没有一个dsp中的片上rom的地址在C00h~1C00h,我搞不清楚是怎么回事?

=================================================

欢迎各位指教!





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-22 10:33 , Processed in 0.030492 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表