在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5786|回复: 10

[求助] 版图设计

[复制链接]
发表于 2010-9-3 13:05:01 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
65nm工艺画版图捕捉点设置为多少?(也就是按e键,在显示设置Display Options里游标可移动的最小单位)。我一开始设置为0.001,但做DRC的时候有Grid violation的报错(画135度角拐弯线的时候)。
发表于 2010-9-3 13:14:20 | 显示全部楼层
设小了吧,0.005,工艺文件上找得到。
 楼主| 发表于 2010-9-3 13:46:15 | 显示全部楼层
我试下。是在工艺文件上找,还是在设计规则上找,工艺文件上貌似没有啊。
发表于 2010-9-4 11:43:42 | 显示全部楼层
期待答案,我也不大明白
发表于 2010-9-4 21:23:49 | 显示全部楼层


65nm工艺画版图捕捉点设置为多少?(也就是按e键,在显示设置Display Options里游标可移动的最小单位)。我一开始设置为0.001,但做DRC的时候有Grid violation的报错(画135度角拐弯线的时候)。
sudan620 发表于 2010-9-3 13:05



tsmc65 的最小个点是5nm,你设成1nm就会grid violaton
发表于 2010-9-6 11:26:51 | 显示全部楼层
我怎么记得 130nm及以上是5nm/ 110nm及以下是1nm...
难道我记错了...? 直接检查T.F.吧...
按照你的问题, 肯定不是设置的问题,因为你的layout 图形grid violation error只出现在45/150度斜角的地方,仔细检查你的layout吧, 看是否是人为操作失误..或者还有种情况就是,你是用的path线去画斜角,因为通常都是keep path中线在格点上,所以两个边经常不在格点...若是这种情况,直接将path换成retangle/polygon就好..

个人意见,仅供参考
发表于 2010-9-6 14:22:27 | 显示全部楼层
我一般画版图都按实际会用到的最小尺寸线的一半的小数点精度来设置,然后保持snap=min max=5min,这样比较方便,也不容易出错,个人意见。。。
发表于 2010-9-9 17:37:57 | 显示全部楼层
学习。。。
发表于 2015-3-30 19:32:21 | 显示全部楼层
tsmc 65nm的却是65nm
发表于 2016-2-28 22:27:45 | 显示全部楼层
谢谢。。/////////
您需要登录后才可以回帖 登录 | 注册

本版积分规则

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 12:41 , Processed in 0.031855 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表