在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 4616|回复: 12

[求助] 关于去耦电容和匹配电阻的问题

[复制链接]
发表于 2010-7-29 21:34:14 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我在设计dsp电路板时遇到以下问题:
1、参考的两个原理图中对于芯片电源管脚去耦电容如何确定:
例如:一个电路图用某电源管脚的是0.1uf,1uf,10uf并联,而另一个图中同样的电源管脚其去耦电容是0.1uf,0.1uf,1uf,4.7uf并联;还有些芯片的电源管脚有22uf的电容去耦,而另一张图上同样管脚却没有;还有芯片aic31的电源管脚avdd有10uf的电容去耦,而另一张图上同样管脚却没有;这些去耦电容是如何确定的,谁能讲一讲?是经验还是要计算,或者和pcb的厚度,线宽等有关吗?(我这两个原理图,一个是ti的evm图,一张是另外厂家的开发板原理图,芯片组都一样)
2、匹配阻抗如何计算出的?同样是这两张原理图:
一张上cpu和ddr的匹配电阻是33欧,另一张是10欧;一张上cpu和ddr的某些控制管脚匹配电阻是22欧,另外一张是33欧。这到底是怎么回事,是否和pcb的厚度,层数,线宽等有关?但应该如何计算呢?谁能帮帮我?
3、在pads做的pcb图中,为什么6层板的vcc层,vcc2层看不到不同电压被分割成不同区域,gnd层也看不到大块铺铜?[localimg=126,150]1[/localimg][localimg=126,150]2[/localimg]
发表于 2010-8-1 17:38:05 | 显示全部楼层
帮顶了
发表于 2010-8-2 14:09:32 | 显示全部楼层
1:不同的电源方案,不同的PCB都会有所不同的。
2:请确认CPU和DDR是否都是相同的。
3:PADS上需要多少不同的电源,如果没有必要分割电源,又何必非要分割呢。
发表于 2010-8-2 15:18:21 | 显示全部楼层
关于电源去耦的说明:
http://www.sig007.com/bsjt/124.html

termination resistor的问题,
还是要看一下cpu 和ram 的spec 比较靠铺。
发表于 2010-8-22 19:16:57 | 显示全部楼层
学习中。
发表于 2010-8-23 22:09:45 | 显示全部楼层
去耦电容配置跟整个电源系统有关。如果电源和地处理得好,系统纹波小的话,局部地方电容少点没关系。不过一般需加一个0.1uF。如果是高频系统的话,还需要100pF-1000pF的电容并联。如果电源脚离电源远(DC/DC 或LDO输出)则最好加个大电容。10uF或22uF有时候没有什么区别。电源稳性OK的话,容量小的电容也可以的。
发表于 2010-8-23 23:58:24 | 显示全部楼层
学习中
发表于 2010-8-24 08:56:11 | 显示全部楼层
针对电源去耦合设计,可以采用CADENCE 的PI功能进行仿真

而串阻是否需要以及需要多大,也可以采用CADENCE的SI进行仿真。但前提需要芯片厂家的IBIS模型来进行。
发表于 2010-9-17 20:35:08 | 显示全部楼层
谢谢分享!!
发表于 2011-12-13 22:53:42 | 显示全部楼层
帮顶!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-5 14:36 , Processed in 0.026966 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表