在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: lxj20000

[讨论] 关于去耦电容和匹配电阻的问题

[复制链接]
发表于 2011-2-3 11:53:58 | 显示全部楼层
嗯嗯,好问题,支持一下
发表于 2011-5-5 20:41:27 | 显示全部楼层
对啊,肯定和频率有关啊
发表于 2011-5-5 20:44:50 | 显示全部楼层
太深奥了
发表于 2011-5-6 12:54:18 | 显示全部楼层
en,好东东
发表于 2011-5-11 07:29:50 | 显示全部楼层
根据电容的阻抗公式计算阻抗值,而电容的阻抗公式里含有频率,所以braveboys说的对。
发表于 2011-5-17 11:18:54 | 显示全部楼层
有没有去耦电容,要看你的芯片处理的是什么频段的信号而定的
发表于 2011-6-21 19:37:48 | 显示全部楼层
高频和低频是有区别的
发表于 2011-12-13 22:55:15 | 显示全部楼层
看不懂,不过帮你顶!
发表于 2013-6-22 22:55:08 | 显示全部楼层
电容的搭配可能是根据频段,还有供电电流的大小
串接电阻,更重要的是位置和布线长度吧,10和22,33差别并不是太大,可能是根据具体布线确定的
发表于 2014-1-9 13:44:47 | 显示全部楼层
一般大的1u,0.1u,4.7u的,焊上之后测试,如果发现有其它频率的噪声可以更换电容啊,这就是后期调试需要做的工作。
匹配阻抗也是同样道理,每个板子的走线不同,开始设计可以根据经验放一个差不多值的,板子出来之后自己调试的时候更换。
PADS里面的铜皮跟CANDENCE不同,除了需要画出轮廓,还要使用pour manager里面的flood all,点击start进行灌铜才能看得见。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 16:08 , Processed in 0.027333 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表