在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10549|回复: 24

[讨论] 高手进,芯片ESD电路问题!?

[复制链接]
发表于 2010-7-13 19:19:07 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 hehejiuaixiao 于 2010-7-14 12:52 编辑

在设计一块DC-DC芯片时,芯片的所有引出PIN脚都需要接ESD电路么?还是说只要模拟部分的pin脚需要连ESD电路,而数字部分不需要?另外,如果把外部开关的驱动管做在了芯片内部,那么芯片引出的驱动信号pin脚(应该属于功率级了吧)需要连ESD电路么?还有,如果芯片的一个引出pin脚连接的是电容,那么这个引出pin脚需要连ESD电路么?因为我在实际仿真的时候,发现,如果在这类pin脚连ESD电路的话,ESD电路会引入一定的寄生电容,这样的话,我实际的仿真结果和理论上的结果就会存在一定的偏差了,。那这个时候ESD该怎么接呢?或者说选择怎么样的ESD电路呢?

输出pin脚链接两个小电容,这时ESD电路设计!?

输出pin脚链接两个小电容,这时ESD电路设计!?
输出pin脚 V1,V2,V3的ESD怎么设计?要求寄生电容很小?
发表于 2010-7-13 20:12:09 | 显示全部楼层
ESD是一个比较复杂的topic,建议楼主找些资料先看看。
即使上面这些问题你都得到了答案,最后也仍然可能fail。
发表于 2010-7-13 23:34:08 | 显示全部楼层
每一个pin都要ESD保护(包括自保护),对受电容影响的电路一定要带入ESD进行仿真,寄生电容对电路影响大就不能用foundry提供的常规ESD结构,可以上个电路图具体讨论。
发表于 2010-7-14 00:10:13 | 显示全部楼层
一般来说除了POWER和GROUND(有时候也需要加ESD)外的所有PIN都需要加ESD,只是防护级别根据实际而定,起码你得保证你的芯片要robust,然后才是性能多好
发表于 2010-7-14 09:55:28 | 显示全部楼层
学习了
 楼主| 发表于 2010-7-14 12:53:02 | 显示全部楼层
顶上去,哈哈
发表于 2010-7-14 13:12:07 | 显示全部楼层



如果这三个pin是给analog or digital block 提供电压(要求寄生电容很小吗?),输出pin只是为了方便测试的话,就按照power pin and IO pin的ESD来做(power clamp with GGMOS)。。。。看你图 也不像这样做

与pin连接的电路具体点(可以把你现在考虑的ESD protection方案也带上),三个pin,两个电容很难看明白。
 楼主| 发表于 2010-7-14 14:13:34 | 显示全部楼层
7# zhukh

是的。。这三个pin都是analog电路的输出pin,我只是为了方便测试用的,,,你说的power pin and IO pin的ESD  的电路 具体是怎么样的? 你能给个图或者资料么?(power clamp with GGMOS)。。。。
发表于 2010-7-14 14:41:48 | 显示全部楼层
都是analog电路的输出pin, 仅当输出? 如果是,就用像其他pin一样,用Gate grounded NMOS and gate to vdd PMOS就可以了。只是输出管本身也可以做成自保护的ESD管。
现在不方便帖图。
 楼主| 发表于 2010-7-14 15:08:39 | 显示全部楼层
9# zhukh

你说的是GGMOS或者GCMOS? 那是这样的话, 在V1,V2端 不就引入了较大的寄生电容了么? 因为V1,V2脚本身链接的就是pf级的电容!?  这里只对V2脚进行ESD保护,V1,V3不用,可以么?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-15 01:29 , Processed in 0.062403 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表