马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。
您需要 登录 才可以下载或查看,没有账号?注册
x
低功耗高性能采样保持电路的研究与设计
【摘要】: 近年来,随着通信系统和消费类电子设备的发展,作为VLSI数字信号处理系统中重要模块的模/数转换器(ADC)在制造工艺、结构、性能上都有了很大的进步,正在朝着低压、低功耗、高速和高分辨率的方向发展。采样/保持电路(S/H)作为ADC中的关键单元电路,其线性度、功耗、速度和精度将直接影响到ADC系统的指标。 本文分别从S/H架构、采样开关及其误差、S/H和运算放大器优化设计和S/H版图设计技术等方面研究和探讨了相关理论和相应的电路实现途径,同时基于中芯国际1.8V 0.18μm混合信号CMOS工艺,完成了12bit、100MSample/s (100MSPS)的S/H电路的设计仿真和版图绘制。文章主要内容和结果包括: 1)系统分析和对比了各种S/H电路结构,针对12bit采样精度和100MHz采样速度的指标要求,选取基于开关电容技术的电容翻转型闭环S/H电路结构,以保证S/H电路设计的可行性和可靠性; 2)分别建立了单管采样开关和栅压自举采样开关的等效电路模型,分析了开关的电荷注入、非线性导通电阻和采样时刻不确定性等非理想因素。针对简化S/H电路中,两种开关的非线性导通电阻引入的谐波分量进行了细致地分析和推导,并进行了Matlab仿真。在此基础上,设计了一种双边栅压自举CMOS采样开关; 3)对电容翻转型S/H电路的保持态建立行为进行了深入的数学建模,系统分析了影响S/H电路大信号建立行为和小信号建立行为的各种因素,推导了S/H的总建立时间与负载电容、反馈系数、运放极点、偏置电流、信号摆幅和建立精度之间的关系式。按总建立时间小于3ns的要求,计算出运算放大器的偏置电流。运算放大器采用增益增强型折叠共源共栅结构,按照最小建立时间(MST)的要求推算了所需的增益、单位增益带宽和相位裕度等指标; 4)基于SMIC 1.8V 0.18μm数模混合标准CMOS工艺,采用Hspice设计仿真了满足12bit、100MSPS要求的电容翻转型S/H电路,并采用Virtuso完成了S/H电路版图的绘制。
|