在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2955|回复: 6

[求助] 时序仿真过了,为什么实际的电路就是出现了一些错误

[复制链接]
发表于 2010-4-30 19:27:51 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用CPLD实现一个辨向、4细分、计数的电路。

用时序仿真的时候,仿真的结果都是非常正确的。

在实际电路的时候发现出现5%的计数误差。

老师说在触发脉冲上升沿的时候,有可能计数脉冲跑掉了几个。

计数脉冲最大100KHZ,触发时钟脉冲达到50MHZ。

实在是想不明白怎么会跑掉几个计数脉冲,但又确实找不到其它合理的理由。


时序仿真都对了,那说明在理论实现上是没有问题的啊
发表于 2010-5-1 10:38:23 | 显示全部楼层
看一下外部时钟的slew,如果慢时钟slew太差的话,用快时钟锁存以后再判别
 楼主| 发表于 2010-5-1 17:10:14 | 显示全部楼层
2# wudaotest

你说的是skew吧?
 楼主| 发表于 2010-5-2 14:12:20 | 显示全部楼层
能不能说得明白一点,我是个菜鸟啊

时序仿真都通过了,逻辑上应该没有问题。

那就是全局时钟上的问题了,真不知全局时钟上能出哪些问题?
发表于 2010-5-4 08:50:57 | 显示全部楼层
时钟信号的布线要指定到芯片的全局时钟通道上的啊
发表于 2010-5-4 17:48:45 | 显示全部楼层
呵呵,看到这个我笑了,以前我是26时开时学FPGA,三年后,才明白这个对数字设计有多重要.数字工程是就是因为这个才拿高薪的吧.当然,逻辑设计,系统功能设计,算法设计都很重要,都与产品的稳定性直接想关,这在我自已做法了一个产品时,是大有体会.而产品最终有没有个好价,更要看卖相.
发表于 2010-5-4 17:53:45 | 显示全部楼层
学习了啊,,,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 04:18 , Processed in 0.021530 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表