在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 10608|回复: 33

[资料] 不错书籍---CPLD/FPGA高级应用开发指南

[复制链接]
发表于 2010-4-18 23:17:18 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
CPLD/FPGA高级应用开发指南


目录第1章 可编程逻辑器件与EDA技术
1.1 可编程逻辑器件及其特征
1.1.1 简单PLD
1.1.2 CPLD
1.1.3 FPCA
1.1.4 门阵列
1.1.5 标准单元法
1.2 PPGA的应用及设计要求
1.2.1 FPGA的应用
1.2.2 FPGA设计要求
1.3 EDA技术简介及软件
1.3.1 EDA技术
1.3.2 PPGA开发用的软件
1.4 因特网上的PPCA及其他资源
1.5 小结
第2章 Xilinx CPLD系列产品
2.1 XC9500系列产品
2.1.1 简介
2.1.2 器件结构
2.2 CoolRunner-II系列产品
. 2.2.1 简介
2.2.2 器件结构
2.2.3 设计技巧
2.3 小结
第3章 Xilinx FPGA系列产品
3.1 Spanan-IIE系列产品
3.1.1 概述
3.1.2 器件结构
3.2 Virtex-II系列产品
3.2.1 概述
3.2.2 器件结构
3.3 Virtex-IIPro系列产品
3.3.1 概述
3.3.2 器件结构
3.4 小结
第4章 Xilinx ISE应用基础
4.1 ISE设计流程
4.1.1 设计输入
4.1.2 功能仿真
4.1.3 综合
4.1.4 实现
4.1.5 时序仿真
4.1.6 下载配置
4.2 ISE基本设计工具
4.2.1 Architecture Wizard
4.2.2 PACE
4.2.3 内核生成器(CORECenerator)
4.2.4 iMPACT
4.2.5 PROM File Formatter
4.3 小结
第5章 FPGA高级设计技巧(一)——ISE高级工具
5.1 F1oorplanner
5.1.1 概述
5.1.2 F100rplanner使用说明
5.2 FPCA Editor
5.2.1 概述
5.2.2 FPCA Editor使用说明
5.3 XPower
5.3.1 概述
5.3.2 XPower使用说明
5.4 ChipScope
5.4.1 概述
5.4.2 Chipscope使用说明
5.5 小结
第6章 FPGA高级设计技巧(二)——约束与配置
6.1 约束设计
6.1.1 概述
6.1.2 时序约束
6.1.3 其他重要的约束参数
6.1.4 UCF文件和ConstrmntEdjtor
6.2 配置设计
6.2.1 概述
6.2.2 下载配置模式
6.2.3 CPLD下载配置设计
6.2.4 FPGA下载配置设计
6.2.5 Virtex-II系列器件下载配置设计
6.3 小结
第7章 FPGA高级设计技巧(三)——时钟与RAM
7.1 时钟设计技巧
7.1.1 全局时钟网络
7.1.2 数字延迟锁相环(DLL)
7.1.3 数字时钟管理器(DCM)
7.2 B1ockRAM设计技巧
7.2.1 B1cokRAM设计基础
7.2.2 B1ockRAM设计说明
7.3 小结
第8章 FPGA设计仿真验证——ModelSim
8.1 数字电路设计的仿真验证
8.1.1 仿真验证基本概念
8.1.2 Testbench基本概念
8.1.3 Teatbench设计提示
8.1.4 Te8tbench设计示例
8.2 ModelSim应用说明
8.2.1 ModelSim基本命令
8.2.2 ModelSim应用说明
8.3 小结
第9章 基于Synplify的FPGA综合设计
9.1 Synplify和Synplify Pro概述
9.1.1 选择SynplifyPro的原因
9.1.2 PPGA设计流程
9.1.3 SynplifyPro界面
9.2 SynplifyPro使用入门
9.2.1 建立一个工程
9.2.2 编译
9.2.3 设置Xilinx约束
9.2.4 设置与Xilinx器件有关的选项
9.2.5 执行综合
9.3 综合报告的解析
9.4 时序修正
9.5 VerilogHDL的设计风格
9.5.1 在编写代码之前的准备工作
9.5.2 可综合的VerilogHDL风格
9.5.3 VerilogHDL代码风格
9.5.4 程序员提示
9.6 小结
第10章 嵌入式系统的软硬件设计
10.1 嵌入式系统的结构
10.1.1 CISC结构
10.1.2 RISC结构
10.2 系统的软硬件协同设计
10.3 设计重用与基于平台的设计
10.4 软硬件协同设计的方法
10.5 以太网桥的设计实例
10.5.1 以LOTOS为基础的协同设计
10.5.2 要设计的以太网桥
10.5.3 实例的具体分析
10.5.4 结果分析
10.6 小结
第11章 嵌入PovverPC的平台FPGA软硬件设计
11.1 PowerPC405内部结构和外部接口
11.1.1 PowerPC405内部结构
11.1.2 PowerPC405外部接口
11.2 EDK应用说明
11.2.1 系统描述文件
11.2.2 EDK开发流程
11.3 嵌入PowerPC的平台FPGA设计
11.3.1 嵌入PowerPC的平台FPCA设计
11.3.2 嵌入PowerPC的平台PPCA设计实例
11.4 小结
第12章 XilinxFPGA在数字信号处理领域的应用
12.1 System Generator基础
12.1.1 系统级建模
12.1.2 DSP的设计流程
12.1.3 算术数据类型
12.1.4 硬件握手
12.1.5 按位和按周期对齐的建模
12.2 软件使用基础
12.2.1一般设计步骤
12.2.2 Simulink系统周期与硬件时钟频率
12.2.3 同步机制
12.2.4 创建高性能设计的提示
12.2.5 LogiCORE
12.2.6 自动创建的文件
12.3 积分的例子
12.3.1 Simulink建模
12.3.2 VHDL等文件的生成
12.3.3 ModelSim仿真
12.3.4 SynplifyPro综合
12.3.5 翻译、映射、布局布线
12.4 自编写VHDL的例子
12.4.1 计数器的VHDL代码
12.4.2 创建计数器的Simulink仿真模型
12.4.3 计数器例子的文件
12.4.4 运行SystemCenerator
12.4.5 计数器的仿真和综合
12.5 自编写VerilogHDL的例子
12.5.1 计数器的VerilogHDL代码
12.5.2 创建计数器的Simulink仿真模型
12.5.3 计数器例子的文件
12.5.4 运行SystemCenerator
12.5.5 计数器的仿真和综合
12.6 小结
附录A IC和FPGA设计新手必读
附录B Verilog HDL与VHDL的比较  
附录C Virtex-II和Spartan-II的管脚
附录D 实验指导

CPLD_FPGA高级应用开发指南.part3.rar

1.09 MB, 下载次数: 1169 , 下载积分: 资产 -2 信元, 下载支出 2 信元

CPLD_FPGA高级应用开发指南.part1.rar

4.25 MB, 下载次数: 866 , 下载积分: 资产 -3 信元, 下载支出 3 信元

CPLD_FPGA高级应用开发指南.part2.rar

4.25 MB, 下载次数: 372 , 下载积分: 资产 -3 信元, 下载支出 3 信元

头像被屏蔽
发表于 2010-4-19 07:41:35 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2010-4-19 09:05:28 | 显示全部楼层
谢谢分享!
发表于 2010-4-19 09:13:26 | 显示全部楼层
thanks!
发表于 2010-4-19 09:14:29 | 显示全部楼层
thanks again!
发表于 2010-4-19 10:23:27 | 显示全部楼层
thanks again!
发表于 2010-4-19 12:54:03 | 显示全部楼层
谢谢楼主分享!!
发表于 2010-4-19 13:06:03 | 显示全部楼层
thanks
发表于 2010-4-19 14:26:32 | 显示全部楼层
thanks~
发表于 2010-4-19 14:36:15 | 显示全部楼层
thanks again~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-5 16:26 , Processed in 0.031153 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表