在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5468|回复: 9

[求助] 运放的增益非线性很大,如何调整?

[复制链接]
发表于 2010-3-19 11:40:33 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
请高人指点:
我在TSMC0.25工艺的3.3V工艺,但是设vdda=3V,采用折叠式共源共栅结构,输入输出都是1.5v,pmos输入对上方pmos偏执管子作为电流源,偏执电压和主电路最上端pmos偏执电压相接,主电路的过驱动电压依次是0.3,0.3,0.25,0.28(由上至下),并且留足了电压余度(约250mv),作为电流源以及主电路最上方和下方的管子L=1u,其它L=0.6u。
结果输入50uV,f=1K的交流信号时,输出曲线Vtop-Vcom_out比Vcom_out-Vdown大40mV,这是什么原因啊?
 楼主| 发表于 2010-3-19 11:43:40 | 显示全部楼层
并且输出共栅级的pmos及nmos的电压余度都在700mv左右,输出摆幅在250mv左右
发表于 2010-3-20 13:21:39 | 显示全部楼层
学习中
发表于 2010-3-21 13:10:44 | 显示全部楼层
最好把电路图贴上来看看
发表于 2010-3-21 18:10:40 | 显示全部楼层
闭环使用
发表于 2010-3-22 09:28:26 | 显示全部楼层
看你输出点 向上的等效阻抗 和向下的等效阻抗是不是 接近
看输出摆幅是不是在1.5V上下对称
还有就是楼上说的要闭环使用
发表于 2010-3-22 10:05:49 | 显示全部楼层
ddddddddddddddddddddddddddddddddddddddd
发表于 2010-3-22 11:20:46 | 显示全部楼层
感谢楼主的分享了!
 楼主| 发表于 2010-3-22 13:28:20 | 显示全部楼层
本帖最后由 daiwei4287 于 2010-3-22 13:29 编辑


从小信号角度讲与向上和向下的等效阻抗是否接近没有关系吧?
因为输出阻抗为二者并联的结果啊
我的输入输出共模电压均为1.5v
且输出端上下方两个共栅极管子(pmos,nmos)的电压余度及过驱动电压均约为0.7v,0.25v
发表于 2015-3-1 16:36:58 | 显示全部楼层
最好把电路截图发上来这样更清晰。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 02:50 , Processed in 0.030537 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表