在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2504|回复: 2

作FPGA时遇到了两个问题

[复制链接]
发表于 2004-11-12 15:49:47 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x

请教各位高手两个问题:
1。我用xilinx对Verilog代码进行综合以及布局布线。但在综合时,综合报告里显示:
WARNING:Xst:1291 - FF/Latch <INT_ie_6> is unconnected in block <all>.那么我是不是要手动连接?
2。我在程序中例化了一个RAM,是双口的,一个口只读,另一个口只写,他们共用一个时钟。但在布局布线后用modelsim进行后仿真时,显示了时序错误信息:
  # Timing Violation Error : Setup time 0.000 ns violated on X_RAMB16_S1_S1 instance tb_all.all.\RAM_BIT_RAM_BIT/B5 .display_zero on CLKA port at
simulation time 6212.258 ns  with respect to CLKB port at simulation time 6212.258 ns.  Expected setup time is 0.255 ns
可是我不使用这个例化的RAM,而是自己编写一个RAM,则不会出现这个问题,仿真结果正确。不知道为什么。
发表于 2004-11-12 16:04:34 | 显示全部楼层

作FPGA时遇到了两个问题

1。这个warning可能没有关系,要根据你的代码判断。
2。你是做后仿真遇到这个问题么?是不是因为同时读写了同一个地址?
 楼主| 发表于 2004-11-13 09:30:57 | 显示全部楼层

作FPGA时遇到了两个问题

请教斑竹,1。为什么这个警告可能没问题?2。是的,是做后仿真遇到这个问题,同时读写同一个地址。可是这有什么关系吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-13 05:16 , Processed in 0.022890 second(s), 10 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表