在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
楼主: jian1712

New layout scheme to improve ESD robustness of IO buffers

[复制链接]
发表于 2012-10-1 00:09:38 | 显示全部楼层
回复 1# jian1712


    太多了已经!
发表于 2013-3-12 11:53:46 | 显示全部楼层
回复 1# jian1712


   Please share it
发表于 2013-5-9 13:54:28 | 显示全部楼层
3x,多谢分享
发表于 2013-7-11 06:33:19 | 显示全部楼层
肿么没看到啊
发表于 2013-7-17 10:55:48 | 显示全部楼层
谢谢楼主,太感谢了
发表于 2022-2-14 13:43:56 | 显示全部楼层
标题paper分享

New Ballasting Layout Schemes to Improve ESD Robustness of IO Buffers in Fully S.pdf

1.51 MB, 下载次数: 3 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2022-3-17 13:04:12 | 显示全部楼层
谢谢,看一看
发表于 2022-3-17 16:40:24 | 显示全部楼层
3q for share, 看看~
发表于 2022-3-17 16:41:52 | 显示全部楼层
thanks for sharing
XD~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-9-22 09:33 , Processed in 0.037101 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表