在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: kyoabc

请教一下LDO的PSRR问题

[复制链接]
发表于 2015-11-24 17:14:32 | 显示全部楼层
回复 13# jeff_zx


   这个得支持下
发表于 2016-2-25 10:56:17 | 显示全部楼层
下资料看看
发表于 2016-2-25 13:27:18 | 显示全部楼层
对EA来说,PSRR是CMRR,理论上可以在-60dB以上的,DC 下面的 PSRR几乎等于 EA 的 DC gain
发表于 2016-3-24 20:27:03 | 显示全部楼层
受教了
发表于 2016-3-25 09:34:22 | 显示全部楼层
多谢分享~
发表于 2016-3-28 16:28:36 | 显示全部楼层
为什么我的error amp的放大管不饱和呢,总是处在亚阈值区???
发表于 2016-4-14 14:42:13 | 显示全部楼层
我就想请教一下,0.18um做的ldo,输出电流10mA, PSRR在10KHZ的时候是40dB,    有什么办法怎么提高PSRR啊?
发表于 2016-4-18 18:03:43 | 显示全部楼层
回复 153# CC长兴


    为什么一定要在饱和区呢
发表于 2016-9-27 18:39:21 | 显示全部楼层
回复 155# duyan_happy1988


PSRR 如果前级OP 至少 60DB ~80DB   但使用後power MOS
PMOS  LDMOS 只要SIZE 加大  , PSRR 掉很快.    因为须大电流,  

是否一般须使用 PSRR ENHANCE 电路?
30~40v input  -> 5v     LDO
发表于 2017-5-3 09:23:25 | 显示全部楼层
回复 2# ckseu11


    请问  如何才能使PSRR在高频的时候保持0dB以下呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-6-27 09:05 , Processed in 0.070168 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表