在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
楼主: tjjbraye

请教CPPLL charge pump 设计

[复制链接]
发表于 2010-4-22 10:39:30 | 显示全部楼层
看看你的Paper先
发表于 2010-4-22 10:41:25 | 显示全部楼层
没太看明白你的电路
发表于 2010-4-22 17:30:12 | 显示全部楼层
学习下结构~~
发表于 2010-4-22 22:36:29 | 显示全部楼层
5# tjjbraye
“我觉得这个运放的增益可以表示为:Av=(gmn+gmp)*(rop6||ron4),然后由于弥勒电容的存在,导致了两个极点和一个零点

p1=1/(2*pi*AvCc*Ro1),Ro1=ro8b||ro12b( replica bias M8b m12b两个管子)
p2=1/(2*pi*Cc*Ro2),Ro2=rop6||ron4
z1=(gmn+gmp)/2*pi*Cc
请大家指正
最后附上两篇参考文献,希望大家看后,多给点意见,还有最开始问的几个问题,谢谢

我认为零极点不是那样的。

因为Cc如果跨接在运放的两端形成的米勒补偿效应是不明显的,因为这个通路是正向的。

真正的补偿通路应该是从M6b的栅、M4b、M9b、M10b、M11b到M12b的漏。
发表于 2010-4-22 22:51:41 | 显示全部楼层
但是这个电路的反馈环路是怎么工作的或者说,这个环路包含正负反馈,是如何保证负反馈大于正反馈的呢?
发表于 2010-4-24 22:51:17 | 显示全部楼层
再顶下~~~
发表于 2010-4-25 16:43:07 | 显示全部楼层
不错了。
发表于 2010-5-20 23:35:36 | 显示全部楼层
Design of High-performance CMOS Charge pumps in Phase-locked loops
发表于 2010-5-21 10:21:55 | 显示全部楼层
同问15楼的问题
发表于 2010-5-26 11:03:29 | 显示全部楼层
great ones
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-4-26 16:41 , Processed in 0.024845 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表