在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 3162|回复: 4

cycloneII时钟倍频锁不住的问题

[复制链接]
发表于 2009-6-5 14:21:36 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
我使用的是 cyclone II EP2C10Q240c8n 的芯片
输入时钟是27m,倍频后想得到148.5m的时钟,作为内部的全局时钟,并由pin输出给外部同步

问题
148.5m的时钟没有作为内部全局时钟,而是直接输出FPGA,锁住
148.5m的时钟作为内部全局时钟,并同时输出FPGA,没锁住
头像被屏蔽
发表于 2009-6-5 16:48:42 | 显示全部楼层
提示: 作者被禁止或删除 内容自动屏蔽
发表于 2009-6-5 18:29:03 | 显示全部楼层
不是很清楚你的问题 能否再讲清楚一点
发表于 2009-6-6 10:17:02 | 显示全部楼层
没有产生148.5MHz?
发表于 2009-6-8 09:43:08 | 显示全部楼层
cyclone 的PLL输出分为2个,1个用于内部全局,1个用于片外输出,不能用1个同时既做内部全局又做片外输出。。。。。。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-11 16:08 , Processed in 0.098316 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表