在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 10810|回复: 8

请教高手:为什么这个锁相环电路总是锁不住???

[复制链接]
发表于 2009-5-16 18:51:25 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
用MB15E07SL 锁相环来锁一个2.4GHz的VCO,鉴相频率设计为250kHz,环路带宽无论取什么值(15kHz,1000kHz,1500kHz都试过),结果发现在100MHz的频谱范围内,主频谱线左右抖动不停,而且抖动范围很大,用示波器检查发现环路滤波器的输入输出段波形几乎一样,环路滤波器的元件值也经过仔细测量了,接地也应该没有问题(接地是用铜绞线联接焊盘和地)。请教高手,问题出在哪里呢? 请高手回复到邮箱 stone0stone@163.com 甚为感谢!
发表于 2009-5-20 09:08:45 | 显示全部楼层
(1)  Please check the PCB layout of the loop-filter part.  From you description, some kind of Spurs has modulated in the loop.

(2) Check Fin of the PLL IC whether you have applied enough voltage.
 楼主| 发表于 2009-5-21 18:16:57 | 显示全部楼层

回复楼主3

感谢!
现在发现问题在于PLL的 fout 输出 无论为fr 还是fp时,输出波形是脉冲 而不是方波!我也检查过 Vcc ,Vp,PS 以及Zs 的电压,都在datasheet上的 typ 范围附近。fr 和fp 的频率是对的,就是波形不对,这样使得比较后的电荷泵输出就有问题了,检查过晶振的输入Vpp也在datasheet的typ值,fin的输入耦合电容也从小到大调整过,问题可能出在哪里呢??劳驾有经验专家给点提示为谢!
发表于 2009-5-21 19:33:19 | 显示全部楼层
濾波器輸出必須無波動的直流,否則輸出頻率是某範圍來回移動。
因此請看元件資料第20頁的被動式RC濾波器之中的電阻串聯電容
(R1=4.2K串C1=0.047uF),由於你的條件不同於資料條件,
需要變更設計。依照你的問題在此於C1值太小,可用C1=0.1~1uF
試驗;其次R1可以在略小些定R1=1K~4.2K。
 楼主| 发表于 2009-5-21 20:18:31 | 显示全部楼层

回复yeutay



原帖由 yeutay 于 2009-5-21 19:33 发表
濾波器輸出必須無波動的直流,否則輸出頻率是某範圍來回移動。
因此請看元件資料第20頁的被動式RC濾波器之中的電阻串聯電容
(R1=4.2K串C1=0.047uF),由於你的條件不同於資料條件,
需要變更設計。依照你的問題在此於 ...



滤波器元件值是用锁相环软件计算出来的,根据如下参数得到:鉴相频率现在设为 1MHz, 电荷泵电流1.5 mA,Kvco=200 MHz/V,atten = 20dB,phase margin =45, loop bandwidth =15 kHz, 计算结果为(参照datasheet 第20页滤波器从左到右编号):C1 = 6.6nF, C2 = 37 nF, R2= 780, C3=305 pF, R3=1.56k. 用另外一个软件计算结果为:
C1 = 8.4 C2 = 61.2 R2= 600,C3=720, R3=2.2k. 两个计算结果 从Bode图上反映基本没有多大差异。
发表于 2009-5-22 13:35:37 | 显示全部楼层
If you found output (current amplifer), it is correct.  Maybe, you can increase the order of loop filter from 2nd to 3rd order.
 楼主| 发表于 2009-6-2 19:19:46 | 显示全部楼层

reply to Rayengine



原帖由 rayengine 于 2009-5-22 13:35 发表
If you found output (current amplifer), it is correct.  Maybe, you can increase the order of loop filter from 2nd to 3rd order.



The question is that the output of the charge pump is NOT correct. Referring to the Datasheet pp. 14 of MB15E07SL, the waveform for both fr and fp should be square waves, but measurements found they are pulses. maybe, I think, the pulse waveform leads to the output of the charge pump being NOT correct. However, why the waveform for fr and fp are both pulses?? It should be squarewaves!!
发表于 2009-10-4 17:01:16 | 显示全部楼层
Seems it is possible that the Ref clock or VCO feedback signal is not correct or not clean, please pay attention to the PLL layout and signal quality,I faced such situation when I had very low phase detector frequency the total phase noise was worse due to high prescaler number.
发表于 2009-10-5 19:26:34 | 显示全部楼层
1、make sure the open loop is OK
2、the data to PLL IC is OK.  such as:  clk  data  stb
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-5-13 18:48 , Processed in 0.037409 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表