在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4883|回复: 13

跪求PLL栅宽指导(小白求指点)

[复制链接]
发表于 2009-4-13 13:10:05 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位大神:
本小白正在试做一个PLL,查了一些资料搭建了一个PLL,现在我给了它需要它达到的效果数据(输入信号,输出信号,电源电压等),本人用的0.18um工艺,但是本人不指导如何确定W(栅宽)的值,望各位大神给点意见,不甚感谢!!
发表于 2009-4-13 13:33:17 | 显示全部楼层
没做过
PS:男儿膝下有黄金呐
发表于 2009-4-13 14:25:13 | 显示全部楼层
这个好像不好说
发表于 2009-4-13 21:51:16 | 显示全部楼层
确定W是最后的步骤吧?而且你说的是哪个部分的W呢? CP吗?VCO吗?

一般现实根据设计要求 先确定工作频率 带宽 分频系数等等
然后设计滤波器 确定CP的电流
再设计CP VCO  计算W/L吧

(我承认我在灌水
发表于 2009-4-14 02:00:48 | 显示全部楼层
PLL有很多种结构,通过这些不同的结构,联系你的指标,算出环路中各个元件的值,静态工作点,最终才能确定W\L。首先你的PLL一阶的还是二阶的。这其中还包括你的PD拓扑,loop filter拓扑,vco拓扑。loop filter 是有源的还是无源的,通过电路的指标,比如交叉频率,相位裕度,中心频率确定loop filter的结构,及元件的值。再就是设计VCO,CMOS电路中,用的最多的是差分负阻振荡器,根据品质因数和中心频率确定电容电感值。在CMOS工艺中,其寄生电容可作为谐振电容的一部分,寄生电容容值是和栅面积和栅电压成比例的,在仿真软件中,通过调节w\l,和栅的偏置电压,使VCO在你想要的中心频率起振。最后就是把PD,filter和vco接成闭环,调试并测试其产生的相位噪声是否符合你的PLL所在的工作环境的要求。
 楼主| 发表于 2009-4-14 08:57:14 | 显示全部楼层

感谢你的回复

感谢gottlieb的回复,你给我了一个很好的思路,我正在按照思路开始做了,非常感谢你的宝贵意见。
发表于 2009-4-14 11:41:51 | 显示全部楼层
nice!
发表于 2009-4-14 20:04:38 | 显示全部楼层


呵呵不用太客气,大家互相交流学习嘛,我的拙见如果能给你带来帮助的话,我也感到很高兴啊。有机会大家再讨论,在此祝renxiaofan2设计早日成功!
发表于 2009-4-15 12:52:27 | 显示全部楼层
我也学习了  PLL电路设计的基本模式。  不过还在纸上谈兵 ,准备哪天跳槽过去 爽一把!
发表于 2009-4-15 13:38:30 | 显示全部楼层
sdfsadfsadfsdaf  学习中
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 06:33 , Processed in 0.021926 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表