在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
芯片精品文章合集(500篇!) 创芯人才网--重磅上线啦!
查看: 3062|回复: 0

[原创] 新型存储器,寻找高端客户。

[复制链接]
发表于 2006-5-12 09:48:16 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 cjsb37 于 2013-4-29 09:17 编辑

Tezzaron公司的SRAM电流型的SRAM,他比电压型的速度快了很多,采用的是3T-iRAM™的专利技术,这独一无二3T-iRAM™的技术也读写时的零延时.

Tezzaron公司的SRAM提供高密度大容量的存储器,普通的存储器是由六个三极管组成一位,而3T-iRAM™是由3三极管组成一位,减少了50%的空间,增大了一倍的容量

3T-iRAM™目前主要分为三大类:
1)  72M位的普通速度NoBL的SRAM(流水线型)完全兼容,速度250M.高可靠性,低电压操作
2)  72M位高速的NoBL的SRAM(流水线型)速度500M.
3)  72M位高效防错性NoBL的SRAM(流水线型) 内部ECC,刷新和错误报告

72M位的普通速度NoBL的SRAM(流水线型) TSC2L72T18/36/72

特点:

独特3T-iRAM防错技术

NoBL,读写转换没有延时
跟流水线的NtRAM™, NoBL™ and ZBT™ 完全兼容

内核的供电电压2.5V,+10%.I/O的承受电压1.8V或2.5V

内有可选择的强大的驱动

完全一样的IEEE 1149.1边界扫描可以选择直线的或隔行的迸发模式

管脚兼容(2/4/9/18/36Mb)

字节操作(9BIT)

3根片选信号,方便深度扩张

在掉电状态ZZ脚高阻态

标准的119/165/209球状封装

3T-iRAM™是独特的动态存储器, Tezzaron已经处理成为与SRAM一样的截面和时序, 3T-iRAM™独特的设计,其软件纠错能力比同等容量的SRAM提高了10倍;

TSC2L72T18/36/72是如同ZBT, NtRAM, NoBL的一样的同步SRAM,在读到写的过程,有效的克服了2个周期的死周期,提高了总线的使用率和带宽;

和所有的同步SRAM一样,地址,数据,读/写命令在CLK的上升沿所定,在电源到正常时,才能控制迸发模式的命令,不同步的输入,包括睡眠模式的使能和输出模式的使能,输出使能可以随意关闭同步的输出.在CLK的上升时,写周期可以自动关闭和开始,这样避免了片选的写脉冲的发生装置,简化的输入信号的时序.

TSC2L72T18/36/72是流水线型的存储器,上升沿出发输出寄存器在读的周期内,数据存储在触发储存寄存器内,释放出来在下一个上升沿

72M位高速的Nobl的SRAM(流水线型) TSC2X72T18/36/72

特点

速度高达500M

独特3T-iRAM防错技术

NoBL,读写读转换零延时

跟流水线的NtRAM™, NoBL™ and ZBT™ 完全兼容

内核的供电电压2.5V,+10%.I/O的承受电压1.8V或2.5V

内有可选择的速度加速器

完全一样的IEEE 1149.1边界扫描

可以选择直线的或隔行的迸发模式

管脚兼容(2/4/9/18/36Mb)

字节操作(9BIT)

3根片选信号,方便深度扩张

在掉电状态ZZ脚高阻态

标准的119/165/209球状封装

3T-iRAM™是独特的动态存储器, Tezzaron已经处理成为与SRAM一样的截面和时序, 3T-iRAM™独特的设计,其软件纠错能力比同等容量的SRAM提高了10倍;

TSC2X72T18/36/72是如同ZBT, NtRAM, NoBL的一样的同步SRAM,在读到写的过程,有效的克服了2个周期的死周期,提高了总线的使用率和带宽

和所有的同步SRAM一样,地址,数据,读/写命令在CLK的上升沿所定,在电源到正常时,才能控制迸发模式的命令,不同步的输入,包括睡眠模式的使能和输出模式的使能,输出使能可以随意关闭同步的输出.在CLK的上升时,写周期可以自动关闭和开始,这样避免了片选的写脉冲的发生装置,简化的输入信号的时序.

TSC2X72T18/36/72是流水线型的存储器,上升沿出发输出寄存器在读的周期内,数据存储在触发储存寄存器内,释放出来在下一个上升沿

72M位错误校正的Nobl的SRAM(流水线型) TSC2E72T18/36/72

特点:

独特3T-iRAM防错技术

多层次的数据保护(内部ECC,周期刷新和错误报告)

NoBL,读写读转换零延时

跟流水线的NtRAM™, NoBL™ and ZBT™ 完全兼容

内核的供电电压2.5V,+10%.I/O的承受电压1.8V或2.5V

内有可选择的速度加速器

完全一样的IEEE 1149.1边界扫描

可以选择直线的或隔行的迸发模式

管脚兼容(2/4/9/18/36Mb)

字节操作(9BIT)

3根片选信号,方便深度扩张

在掉电状态ZZ脚高阻态

标准的119/165/209球状封装

T-iRAM™是独特的动态存储器, Tezzaron已经处理成为与SRAM一样的截面和时序, 3T-iRAM™独特的设计,其软件纠错能力比同等容量的SRAM提高了10倍,增加的多层次的数据保护,数据出错率比普通SRAM低100倍, 多层次的数据保护提供了周期错误刷洗和ECC报告

TSC2E72T18/36/72是如同ZBT, NtRAM, NoBL的一样的同步SRAM,在读到写的过程,有效的克服了2个周期的死周期,提高了总线的使用率和带宽

和所有的同步SRAM一样,地址,数据,读/写命令在CLK的上升沿所定,在电源到正常时,才能控制迸发模式的命令,不同步的输入,包括睡眠模式的使能和输出模式的使能,输出使能可以随意关闭同步的输出.在CLK的上升时,写周期可以自动关闭和开始,这样避免了片选的写脉冲的发生装置,简化的输入信号的时序.

TSC2E72T18/36/72是流水线型的存储器,上升沿出发输出寄存器在读的周期内,数据存储在触发储存寄存器内,释放出来在
jiawei863@yahoo.com





您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-18 11:32 , Processed in 0.018894 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表