在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 59613|回复: 311

(Rincon MORA)经典LDO博士论文完整打印版

[复制链接]
发表于 2008-12-24 13:02:06 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位下了就知道了,强烈推荐搞LDO的精读

low dropout regulator 01.rar

1.31 MB, 下载次数: 4388 , 下载积分: 资产 -2 信元, 下载支出 2 信元

low dropout regulator 02.rar

868.24 KB, 下载次数: 3616 , 下载积分: 资产 -2 信元, 下载支出 2 信元

low dropout regulator 03.rar

957.95 KB, 下载次数: 3570 , 下载积分: 资产 -2 信元, 下载支出 2 信元

发表于 2009-6-20 10:47:34 | 显示全部楼层
ffffffffffffffffffffffff
发表于 2009-6-20 10:48:50 | 显示全部楼层
ddddddddddddddd
发表于 2009-6-20 10:51:52 | 显示全部楼层
ddddddddddddddd
发表于 2009-11-24 20:00:37 | 显示全部楼层
好东西啊!!!!
发表于 2009-11-24 20:03:08 | 显示全部楼层
thanks for you sharing
发表于 2009-11-24 20:48:02 | 显示全部楼层
这个很经典!!
发表于 2010-8-23 19:46:33 | 显示全部楼层
谢谢分享
发表于 2010-9-28 16:36:26 | 显示全部楼层
浅谈低压差线性稳压器 输出噪声
作者:圣邦微电子 任明岩  

低压差线性稳压器(LDO)的成本低、噪声低、静态电流小,外接元件也很少,通常只需要一两个旁路电容。但是为了满足精密电子设备的供电要求,还是要尽量减小LDO的输出噪声。
表示LDO输出噪声的方法

有三种方法可表示LDO的输出噪声。

● 在一定频率范围内,输出电压噪声的均方值 (RMS)。

● 在一定频率范围(10Hz~100kHz)内,输出电压噪声的峰峰值(见图1)。图中所示为SGM2007( Vout=3.0V,Cout=10μF,Cbp=0.1μF,Iload=10mA )在10Hz~100kHz内的噪声输出峰峰值。



图1  10Hz~100kHz内的SGM2007噪声


本文所讨论的噪声都是在一定频率范围内,如10Hz~100kHz。一般的LDO输出噪声在10Hz~20MHz内还是比较大的(见图2)。



图2  10Hz~20kHz内的LDO输出噪声


一般输出电压噪声的峰峰值在一定频率范围内为均方值 (RMS)的6.6倍,这就为客户在具体频率下的应用提供了很好的参考。

● 在某一频率点,输出电压的噪声密度值(nV√HZ )。
产生噪声的原因

LDO主要包括了启动电路、恒流源偏置单元、使能电路、调整元件、基准源、误差放大器、反馈电阻网络和保护电路等。它的基本工作原理是:系统加电,如果使能脚处于高电平时,电路开始启动。恒流源电路给整个电路提供偏置,基准源电压快速建立,输出随着输入不断上升。当输出即将达到规定值时,由反馈网络得到的输出反馈电压也接近于基准电压值,此时误差放大器将输出反馈电压和基准电压之间的误差进行放大,再经调整管放大到输出,从而形成负反馈,保证了输出电压稳定在规定值。同理,如果输入电压变化或输出电流变化,闭环回路将使输出电压保持不变,即:

Vout=(R1+R2)/R2×Vref (1)

LDO的输出噪声受其内部设计和外部旁路、补偿电路的影响。图3是LDO的简单结构框图。由图可知,LDO输出噪声的主要来源是基准电路(Voltage Reference)模块,其产生的基准噪声在输出端被放大。此外,影响LDO输出噪声的其他因素还有:LDO内部放大器的极点、零点和输出极点,外部输出电容的容值和输出电容的等效串联电阻(ESR)值,以及负载值。



图3  LDO简单结构

降低输出噪声的方法

● BP 端加旁路电容

为降低基准噪声,需要在基准的输出端增加一路低通滤波器,滤波器可以集成在LDO内部或由外部电路实现。但内置滤波器占用了较大的管芯尺寸,增加了芯片的设计和生产成本。为此,有些低噪声LDO芯片只是提供一个基准的引脚BP(Bypass),用于连接基准旁路电容。

连接基准旁路电容可降低基准噪声,使基准噪声成为产生LDO输出噪声的次要因素。建议使用典型值为 470pF~0.01μF的陶瓷电容,也可使用此范围以外的电容,但会对输入电源上电时LDO 输出电压上升的速度产生影响。旁路电容值越大,输出电压上升速率越慢。在使用时要注意这点。

图4为旁路电容对SG2001输出噪声的影响。由图可见,随着旁路电容的增大,输出噪声也会有一定程度的减少。



图4  旁路电容对SG2001输出噪声的影响


● 减小LDO的负载电流。

负载电流也会在一定程度上影响LDO的输出噪声。图5为负载电流对SGM2007输出噪声影响。由图可见,随着负载电流的增大,输出噪声也会有一定的增加。为了减小负载电流对LDO输出噪声的影响,要尽量选择输出电流大的LDO。



图5  负载电流对LDO噪声的影响


● 增大LDO的输出电容

LDO需要连接外部输入和输出电容器。利用较低ESR的大电容器一般可以全面提高电源抑制比(PSRR)、噪声以及瞬态性能。陶瓷电容器通常是首选,因为其价格低且故障模式是断路模式。此外,输出电容器的等效串联电阻(ESR)也会影响其稳定性。陶瓷电容器具有较低的ESR,大概为10 mΩ量级。
发表于 2010-9-28 22:04:08 | 显示全部楼层
好东西啊,谢谢、楼主的好热情!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-22 12:55 , Processed in 0.034681 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表