在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: meseasky

关于PLL参考频率杂散的问题

[复制链接]
发表于 2014-10-21 14:56:51 | 显示全部楼层
回复 10# lss_945

等PLL环路稳定后,对输出频率波形做FFT分析(用calculator中的函数,或者波形显示窗口中spectrum analysis)。不过,FFT对分析的信号频率误差很敏感,要求稳定时间较长;而且仿真的数据精度要求很高,尤其是振荡频率比较高,
仿真时候取得步长一致,FFT分析时的插值误差就会小很多。
发表于 2017-7-12 15:25:33 | 显示全部楼层
非常好的资料!!!!!!!!!!!!!
发表于 2018-4-18 17:42:59 | 显示全部楼层
顶顶顶顶顶顶顶顶顶顶
发表于 2018-9-5 22:38:28 | 显示全部楼层
关注了
发表于 2018-10-18 15:46:13 | 显示全部楼层
谢谢,学习了
发表于 2018-12-13 21:35:06 | 显示全部楼层
70dB感觉挺高的
发表于 2019-4-22 14:50:07 | 显示全部楼层
然后就可以直接看主频与spur的分贝之差了吗
发表于 2020-8-11 20:22:35 | 显示全部楼层
学习了
发表于 2021-12-7 16:57:23 | 显示全部楼层
学习到了~
发表于 2022-8-16 13:28:24 | 显示全部楼层
请问下,你是怎么对输出波形做的频谱,能给出下操作步骤吗?本人小白,希望得到你的帮助,谢谢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-24 15:43 , Processed in 0.023504 second(s), 6 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表