在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 6400|回复: 11

为什么总线上不加匹配电阻

[复制链接]
发表于 2006-4-5 15:53:41 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
PCI总线利用了信号反射,可许多手机总线频率超过80M,却不需要考虑信号反射问题,也不用加匹配电阻,是为什么?
发表于 2006-4-5 16:04:07 | 显示全部楼层

为什么总线上不加匹配电阻

如果是pci bus是不需要加匹配电阻的,因为PCI I/O 设计为利用反射与信号叠加达到规定点平。如果不是PCI BUS,如果不串联匹配电阻则会出现和大的过冲,这样会增大电磁干扰,也会加大功耗。

 楼主| 发表于 2006-4-5 16:15:15 | 显示全部楼层

为什么总线上不加匹配电阻

这是PCI总线用法,我想问的是许多其他总线,如ARM到SDRAM的总线,为什么可以不加匹配电阻。
发表于 2006-4-5 16:22:20 | 显示全部楼层

为什么总线上不加匹配电阻

一般情况要加的,但并不是不加就不能工作,不过最好CLK上要加。但对于DDR SDRAM来说最好还是加。对于DDR2可以不加,因为内部已经集成。
 楼主| 发表于 2006-4-5 17:01:38 | 显示全部楼层

为什么总线上不加匹配电阻

那如何判断器件内部是否集成匹配电阻呢?无论从基带芯片还是存储芯片都不曾提及输入、输出阻抗问题,是否业界有默认标准?
发表于 2006-4-5 17:55:20 | 显示全部楼层

为什么总线上不加匹配电阻

如果内部有匹配电阻在datasheet上会说明的。
发表于 2006-4-5 18:00:10 | 显示全部楼层

为什么总线上不加匹配电阻

我设计过一款产品,使用sdram,原来的ref design上都加有匹配电阻,后来产品化时为了降低板尺寸,就去掉了,仅保留了clk的匹配电阻,经过批量测试没有出现问题,可能功耗会稍微增加一些,不过也没有关系。
发表于 2006-9-7 22:23:26 | 显示全部楼层
plx eeprom 参考表
发表于 2006-9-9 15:47:32 | 显示全部楼层
匹配电阻是用PCI驱动器的输出电阻实现的
发表于 2006-12-29 09:34:55 | 显示全部楼层
很多点对点的总线,芯片设计是就考虑好阻抗匹配了,所以使用上不用另外匹配。
pci 却不行,
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条


小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-10 19:08 , Processed in 0.024508 second(s), 10 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表