在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2060|回复: 1

求救,关于FPGA作为存储器的问题!

[复制链接]
发表于 2008-8-13 09:41:56 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
现在有这样一块板子(自己做的),一个PowerPC的DDR接口与FPGA的引脚连接在一起,PowerPC的DDR接口似乎只能作为DDR或SDRAM的接口使用,也就是说会满足DDR或SDRAM的时序。现在要从FPGA中将FPGA处理的数据读出来,那就是说要把FPGA看作一个DDR或者是SDRAM,并且配合DDR或SDRAM的时序来操作,不知道这样能不能实现。

好像没有看到过FPGA这样使用的先例,而且这样使用也很没有必要,但板子已经做好了,不能修改,所以请各位大虾们帮帮忙,看这种方法的到底可不可行,是实行起来有难度,还是根本就不可能实现,具体是什么原因导致不能实现?

在线等答复,非常感谢!!!
发表于 2008-8-13 21:35:37 | 显示全部楼层
这个很强, 帮顶!
个人觉得这相当于在fpga里面要设计出ddr memory的io时序了。如果对频率要求不高的话,应该也可以做,但是耗费的开发时间和资源应该不小。还不如重新作一pcb呢?

还有对powerpc的ddr管脚不是很清楚,这些管脚能配制成一般的io么?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

×

小黑屋| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-4-28 16:33 , Processed in 0.023593 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表