在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
EETOP诚邀模拟IC相关培训讲师 创芯人才网--重磅上线啦!
查看: 4996|回复: 3

请教68013

[复制链接]
发表于 2003-9-19 09:48:52 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
有谁用过cypress的usb2.0芯片68013吗?
它的slavefifo对于fifo_wrb信号的setup time要求太严了,大家有心得没有?
发表于 2003-9-23 10:09:29 | 显示全部楼层

请教68013

仔细说说?
 楼主| 发表于 2003-9-24 13:51:10 | 显示全部楼层

请教68013

它的spec中要求外围master芯片操作它的slave fifo时候的write信号和同步时钟信号间的关系如下:
writeb  ~~~~|_______|~~~~~~~
ifclk   __|~~~|___|~~~|___|~~~
             |-----| setup time 12.1ns
                   |-|hold time 3.6ns
ifclk是48Mhz
writeb是一个ifclk 宽度,那么调整ifclk和writeb的相位只有大概4个ns范围内可以调节,用fpga设计master,感觉不是很容易满足要求,会发生数据丢失。
发表于 2010-12-31 14:16:39 | 显示全部楼层
ddddddddddddddd
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-16 12:55 , Processed in 0.024145 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表