在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 4698|回复: 3

请问如何设计这样的高速宽输入范围比较器

[复制链接]
发表于 2008-7-1 21:19:10 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
一个用于滞回电路正反馈的运放,也就相当于比较器吧。这样设计的时候,是不是就可以不需要相位裕度?因为即使三个极点才270度,正反馈下不会形成360度相移振荡

      但现在的问题是要求输入范围宽0.4-1.4V,差不多就是rail-to-rail吧,然后还要高速,主极点>100M,增益>300,功耗<100u,SMIC0,18um能做到吗?
发表于 2008-7-3 11:34:10 | 显示全部楼层
3级应该可以做到吧 差分低增益输入级  中间正反馈级 再加输出级
发表于 2008-7-3 14:52:45 | 显示全部楼层

一点小的插入

楼主所说的高速比较器一般来讲都这么做的吗?有什么参考资料吗?
谢谢
发表于 2022-6-7 15:33:32 | 显示全部楼层
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-23 02:13 , Processed in 0.059304 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表