在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 12540|回复: 31

Analog/RF电路的MOS管的mismatch怎么做啊?

[复制链接]
发表于 2008-5-15 20:43:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
大家讨论一下啊。
发表于 2008-5-16 13:57:53 | 显示全部楼层
没做过,帮你推上去!
发表于 2008-5-16 23:03:50 | 显示全部楼层
没做过,顶上去
发表于 2008-5-16 23:54:47 | 显示全部楼层
misMATCH 主要分SIZE和THRESHOLD
不同製程造成的不一樣
可以跑MONTE-CARLO估計
发表于 2008-5-17 03:24:20 | 显示全部楼层
不是一言两语可以说清楚的,楼主有兴趣的话可以看一下The Art of Analog Layout,写的很好
发表于 2008-5-17 10:08:23 | 显示全部楼层
工艺是一个很大的因素。

但是好的设计就是为了弥补这方面的不足的,所以你可以根据L,layout 的布局等等进行合理安排,来消除这种mismatch.
发表于 2008-5-17 15:12:50 | 显示全部楼层
没做过,正在学习!!
发表于 2008-5-18 09:05:11 | 显示全部楼层
直接问foundry厂要统计数据,再根据你gate area自己计算。
要仿真的话可以不同gate分别调不同model
发表于 2008-5-20 19:30:38 | 显示全部楼层
要跟去 晶片廠 提供的matching report 去設計~~
发表于 2008-5-22 19:24:28 | 显示全部楼层
我记得是要吧mos管的finger和multiplier做成偶数!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-21 21:53 , Processed in 0.025272 second(s), 9 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表