在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
12
返回列表 发新帖
楼主: Ecooq

[求助] IIC硬件PAD-IO设计仿真

[复制链接]
发表于 2025-4-27 14:10:27 | 显示全部楼层


Ecooq 发表于 2025-4-27 13:49
我的验证思路是在跑仿真的时候将tr,tf按照手册的极限值设置,然后th,tl按照占空比50%设置.然后跑PAD的仿 ...


th和tl是高低电平的维持时间?
这个你要看I2C的协议要求,有写,要不然找颗大厂芯片的datasheet参考参考。

I2C一般是Open drain,高低电平维持时间天然就是不等的。
发表于 2025-4-27 14:11:26 | 显示全部楼层


Ecooq 发表于 2025-4-27 13:49
我的验证思路是在跑仿真的时候将tr,tf按照手册的极限值设置,然后th,tl按照占空比50%设置.然后跑PAD的仿 ...


思路没问题,记得仿corner,确定负载电容,留一点裕度给后仿。
 楼主| 发表于 2025-4-27 15:09:51 | 显示全部楼层


ol0930 发表于 2025-4-27 14:10
th和tl是高低电平的维持时间?
这个你要看I2C的协议要求,有写,要不然找颗大厂芯片的datasheet参考参考 ...


手册上给的是最小值T-high是1300ns,T-low最小是600ns。我觉得我master产生400Khz,50%占空比的理想scl可以进行验证。况且我从机设计的scl是30%高电平,70%低电平。您觉得如何。
 楼主| 发表于 2025-4-28 14:07:12 | 显示全部楼层
400Khz的scl频率的话,Cb最大是50pf。这时的tr是230ns,tf大概是20ns左右
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-6 19:00 , Processed in 0.017913 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表