在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 322|回复: 3

[求助] 后仿真tie住信号变高阻问题

[复制链接]
发表于 2025-1-13 11:27:08 | 显示全部楼层 |阅读模式
10资产
在前仿中看到一些tie0或tie1的信号,在后仿里直接变成高阻态了,但是仿真过了,这是啥原因?感觉是被优化掉了,因为网表里例化模块的时候tie住的信号没有了,这个是怎么个过程啊?

最佳答案

查看完整内容

就是综合的时候优化了,假设里面的逻辑时一个信号A & 这个输入端口,如果输入端口接1,这个逻辑就变成了A,就不需要这个输入端口了,此时在网表里面这个端口也就浮空了
发表于 2025-1-13 11:27:09 | 显示全部楼层
就是综合的时候优化了,假设里面的逻辑时一个信号A & 这个输入端口,如果输入端口接1,这个逻辑就变成了A,就不需要这个输入端口了,此时在网表里面这个端口也就浮空了
发表于 2025-1-14 16:29:43 | 显示全部楼层


mgc455 发表于 2025-1-14 16:25
就是综合的时候优化了,假设里面的逻辑时一个信号A & 这个输入端口,如果输入端口接1,这个逻辑就变成了A, ...


DC如何设置不进行常量的优化呀
 楼主| 发表于 2025-1-15 11:24:19 | 显示全部楼层


mgc455 发表于 2025-1-14 16:25
就是综合的时候优化了,假设里面的逻辑时一个信号A & 这个输入端口,如果输入端口接1,这个逻辑就变成了A, ...


一语顿悟了
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-1-27 12:22 , Processed in 0.015051 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表