|
发表于 2024-6-11 15:25:41
|
显示全部楼层
本帖最后由 renlai疯 于 2024-6-11 15:27 编辑
ATPG的时候遇到了,生成的test pattern SA.v,没有加VDD和GND。
like this:
supply1 vdd;
supply0 gnd;
**********省略例化port
.PAD_VDD18 (vdd),
.PAD_VDDA18 (vdd),
.PAD_VDDRX (vdd),
.PAD_VDDTX (vdd),
.PAD_VDDTXA (vdd),
.PAD_VDD09 (vdd),
.PAD_GNDA (gnd),
.PAD_GNDP (gnd),
.PAD_GNDRXA (gnd),
.PAD_GND (gnd)
因为有模拟pin |
|