在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1815|回复: 3

[求助] 怎么让dc综合优先满足时序约束

[复制链接]
发表于 2023-5-27 20:27:35 | 显示全部楼层 |阅读模式
1资产
IC小白,自己在用dc综合时,设置clock周期为3ns时,显示setup time violation为 0.5ns。于是我把clock调整到3.5ns,还是有violation,并且violation变成1.46ns了

 楼主| 发表于 2023-5-27 20:53:39 | 显示全部楼层
后续我设置clock为5ns,无vilation。而后我没有退出dc,讲脚本clock修改4ns后,在此source一次,无violation。而后改成3ns,再次source后,有0.3ns的setup violation。而后再改成3.5nsclock,又有1.46ns的violation了。。这个是dc每次综合都随机选速度快或者慢的器件吗
 楼主| 发表于 2023-5-27 21:06:46 | 显示全部楼层
我好像有点明白了,dc再无法满足时序时,就摆烂了,这时候的violation算的都是随机拿的器件的值,此时的clock加violation并不能等于电路能工作的频率
发表于 2023-5-29 11:19:38 | 显示全部楼层
compile 换成 compile_ultra
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-5-11 20:51 , Processed in 0.017025 second(s), 6 queries , Gzip On, MemCached On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表