在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1266|回复: 2

[求助] 在SAR ADC中进行分段电容阵列设计,在进行校准的情况下,还有必要让桥接电容取整吗?

[复制链接]
发表于 2022-8-3 14:49:50 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,在最近的文献调研与学习中,楼主发现在进行高精度的SAR ADC设计时往往要进行分段电容处理,并进行校准。把分段电容阵列的桥接电容尽量做成整数倍可以降低失配和寄生带来的影响。而各种校准也是为了降低电容阵列的失配和寄生电容导致的误码现象。楼主不明白为什么校准电路已经存在了,还要花大力气去设计一个整数的桥接电容。特别是有时为了设计这个桥接电容甚至增加了CDAC使用的总电容的大小。请问有没有熟悉SAR ADC的朋友可以不吝赐教一下?
发表于 昨天 16:45 | 显示全部楼层
楼主现在有答案了吗,我感觉好像没必要特别去取整
发表于 昨天 22:29 | 显示全部楼层
桥接电容取整是为了版图匹配,前台自校准不会提取桥接电容失配
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-4 16:55 , Processed in 0.015450 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表