在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 1546|回复: 3

[求助] flash ADC比较器仿真结果出现问题

[复制链接]
发表于 2021-1-28 12:28:20 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
各位老师好,本人最近仿真时出现一些问题,没有想明白,想咨询一下。本人在做一个3bit的flash ADC,想通过加一个vdc验证功能。但当添加vin为1.44v时,对应的比较器输出如下图。(逻辑是正确的)。(vin接的是比较器的正输入端,电阻梯的分压接的是比较器的负向输入端)
1.44.png

当输入vin为1.45V时,比较器输出就为下图所示了。
1.45.png
没有太搞懂什么原因。
比较器时动态锁存比较器,复位阶段输出为0;同时将相同的电压在比较器中单独仿真时均是正确的。请各位老师不吝赐教!!!
谢谢大家了!!!


 楼主| 发表于 2021-1-28 20:45:45 | 显示全部楼层
请问有人回答吗?谢谢了
 楼主| 发表于 2021-1-30 17:03:36 | 显示全部楼层
怎么没有人啊,急求!!
发表于 2021-2-4 15:24:50 | 显示全部楼层
看了半天才看懂你的问题是什么。。。但是你不把电路贴出来,只贴一个结果,能怎么分析?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条

小黑屋| 手机版| 关于我们| 联系我们| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2025-2-24 13:25 , Processed in 0.028506 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表