在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2701|回复: 7

[求助] 请问用uvm_reg后门访问,比直接使用信号的绝对路径,好在哪里呢?

[复制链接]
发表于 2020-5-13 21:21:08 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 ccxqn 于 2020-5-13 21:27 编辑

既然uvm类中可以使用绝对路径来访问信号,比如
在类中
可以先`define TOP top_tb
然后直接用`TOP.a.b.c读取相应信号的值



那么为什么还要用uvm_reg“后门访问”这么麻烦呢?
后门访问比起直接使用信号的绝对路径,好在哪里呢?

百思不得其解,恳请大家指点,谢谢!
发表于 2020-5-14 13:54:02 | 显示全部楼层
同问,我感觉大家也不太喜欢用 uvm_reg
发表于 2020-5-14 16:23:19 | 显示全部楼层
为了更好的使用 DPI 访问寄存器吧,我也不知道,瞎猜的。。。
发表于 2020-5-20 14:45:05 | 显示全部楼层
dpi后门访问,可以把直接路径的寄存器放进ral模型中,即可实现读写。以及一些内建sequence方便
 楼主| 发表于 2020-5-27 21:11:14 | 显示全部楼层
谢谢楼上几位兄台!

可如果直接用`TOP.a.b.c读取信号的值,岂不是更方便吗?
发表于 2020-5-27 21:48:11 | 显示全部楼层
这个问题有点意思啊,说一下我的看法啊。
首先要确定的是一般reg_model都是由脚本自动生成的,现在公司一般应该由这个流程,基于一个excel,txt或者cfg文件生成对于的RTL、uvm_reg_model、c header等文件。如果还要验证人员手写reg_model的话,那么reg_model的优势也就少了一大截。
如果基于上面的假设,那么就比直接使用直接路径访问寄存器有优势,至少你不用自己去提取具体的路劲,而且在seq中还能有统一的method可以调用,还可以统一修改。
还有一个问题就是,在fullchip和block级别的仿真中我们可能会为了仿真速度用define的方式在某些test中去掉一些不使用模块,那么如果使用的hier path进行访问的话,就需要根据不同的define去修改和屏蔽调用,否则编译不能通过。而如果使用的是backdoor的方式只要不运行对应的seq就不会报错(没有验证啊,我一般不用backdoor)。由于上面的这个问题我在一般大环境用例中如果能够使用uvm_hdl_force 和uvm_hdl_read我一般就不会选择直接路径引用。
实际情况中确实是直接路径引用最简单,操作非常方便。如果知识临时修改调试一下我也是挺乐意使用直接路劲引用的
 楼主| 发表于 2020-5-28 19:59:35 | 显示全部楼层


dtyuzhou 发表于 2020-5-27 21:48
这个问题有点意思啊,说一下我的看法啊。
首先要确定的是一般reg_model都是由脚本自动生成的,现在公司一般 ...


呀,非常感谢兄台!我认真学习一下这段话~~

发表于 2020-5-29 19:35:40 | 显示全部楼层
考虑平台的独立性,我们一般把平台放在package里面,在package里面的组件是没法直接用rtl路径的。如果在testcase直接用rtl路径可以。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

×

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-13 22:55 , Processed in 0.020750 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表