在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2633|回复: 6

[求助] specture-verilog数模混合仿真

[复制链接]
发表于 2019-4-27 16:39:26 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
本帖最后由 天是没有窗的房 于 2019-4-27 16:53 编辑

在使用IC5141+ius82进行数模混合仿真时出现了Error while starting attached simulator,卡在这个问题好几天了,查了很多资料发现是path和LD_LIBRARY_PATH设置 不正确的问题,查了很多帖子尝试了很多方案还是没有搞定,求遇到过这个问题的朋友或大牛能帮忙解决一下

跑瞬态仿真时的错误

跑瞬态仿真时的错误
 楼主| 发表于 2019-4-27 16:40:32 | 显示全部楼层
设置路径是照着中科大specture仿真一步步来的,在.cshrc中设置的相应的环境变量
 楼主| 发表于 2019-4-27 16:45:50 | 显示全部楼层
本帖最后由 天是没有窗的房 于 2019-4-27 16:47 编辑

[图片]

.cshrc中的路径设置

.cshrc中的路径设置
 楼主| 发表于 2019-4-27 16:48:34 | 显示全部楼层
急求知道的朋友们
 楼主| 发表于 2019-5-9 20:18:40 | 显示全部楼层
此问题已解决,可能是两种问题要么自己的环境变量配置的不正确,要么就是verilog测试代码写的不正确,注意观察仿真器提示错误
发表于 2019-10-12 22:51:15 | 显示全部楼层
specture verilog               ----->ams
发表于 2022-6-6 15:48:51 | 显示全部楼层


kkltlb 发表于 2019-10-12 22:51
specture verilog               ----->ams


你好,我在编写Verilog代码时也是一直报错,但是代码时别人编好的,您知道怎么配置变量吗

您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-12-19 14:50 , Processed in 0.019966 second(s), 8 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表