在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 5579|回复: 8

[求助] 想请教一下利用Chiplogic analyzer 提出网表通过Chipmaster 映射电路到Cadance的流程

[复制链接]
发表于 2017-1-17 09:50:46 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
逆向的电源项目,通过Chiplogic analyzer我提出网表(不是cadance的网表,是analyer工具里连接关系),生成电路并导入cadance这一块不清楚流程,网上的资料很少。我尝试把Cadance里面的PDK Pcell电路的symbol导出成EDIF200,然后映射到Master软件,但是Cadance就报错:Error : Failed to open library HGBDxxxx .想请大师指点一下。最好能说下总的流程,,不太清楚流程思路。预祝大家新年快乐,万事如意,工作顺利。
发表于 2018-8-8 08:05:42 | 显示全部楼层
看芯愿景的用户手册啊
发表于 2018-8-8 09:31:00 | 显示全部楼层
1、在Cadence库建一个schematic调用所有的symbol(网表提取中用到的数字单元、模拟器件),将此schematic导出edif文件,名字为y1_allcell.out。2、在chipmaster中建一个新的单元,名字为y1_allcell,将y1_allcell.out文件导入。3、在chipAnalyer窗口导出提取的edif网表,比如名字为y1.edif,注意下引用的库名,要填写之前的Cadence库名。4、在chipmaster中再新建一个新的单元,名字为y1,导入y1.edif,看一下有无报错。
发表于 2018-8-23 10:57:03 | 显示全部楼层
我有这个资料的PPT
发表于 2021-3-1 13:56:10 | 显示全部楼层


x_logen 发表于 2018-8-23 10:57
我有这个资料的PPT


请问能分享一下吗?谢谢。
发表于 2021-11-1 14:38:55 | 显示全部楼层


x_logen 发表于 2018-8-23 10:57
我有这个资料的PPT


能分享一下吗?谢谢

发表于 2022-10-26 13:25:41 | 显示全部楼层


x_logen 发表于 2018-8-23 10:57
我有这个资料的PPT


你好,请问能分享一下资料吗

发表于 2022-10-26 15:39:30 | 显示全部楼层
顶一下
发表于 2024-1-18 08:41:24 | 显示全部楼层
请教如何解决的
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /2 下一条


小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-28 09:21 , Processed in 0.020552 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表