在线咨询
eetop公众号 创芯大讲堂 创芯人才网
切换到宽版

EETOP 创芯网论坛 (原名:电子顶级开发网)

手机号码,快捷登录

手机号码,快捷登录

找回密码

  登录   注册  

快捷导航
搜帖子
查看: 2564|回复: 3

[求助] 请教,如何建立运放open loop gain仿真环境?

[复制链接]
发表于 2016-10-8 09:56:03 | 显示全部楼层 |阅读模式

马上注册,结交更多好友,享用更多功能,让你轻松玩转社区。

您需要 登录 才可以下载或查看,没有账号?注册

x
如题,请教如何建立运放open loop gain仿真环境。谢过~~
发表于 2016-10-8 10:07:09 | 显示全部楼层
Allen的CMOS模拟集成电路设计第二版 250页的图6.6-2 具有稳定直流偏置的开环特性测量方法
 楼主| 发表于 2016-10-8 10:48:07 | 显示全部楼层
xi0 gnd inn inp out vdd fkingamp
vinp inp 0 2.5 ac 1
c1 inn 0 1g
r1 inn out 1g
.ac 10 1 10meg
此时在低频下由于r1, c1特性显示波形会比较异常。如果是AC测试,可否用以下方式?但测试结果与实际不符。
xi0 gnd inn inp out vdd fkingamp
vinp inp 0 2.5 ac 1
vinn inn 0 2.5
.ac 10 1 10meg
请教一下这两个方式的差异。。谢谢大侠~
 楼主| 发表于 2016-10-8 16:09:31 | 显示全部楼层
艾玛~~ 哪位赶紧回复一下呗~ 老着急了~
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

站长推荐 上一条 /1 下一条

小黑屋| 手机版| 关于我们| 联系我们| 在线咨询| 隐私声明| EETOP 创芯网
( 京ICP备:10050787号 京公网安备:11010502037710 )

GMT+8, 2024-11-17 21:56 , Processed in 0.016345 second(s), 7 queries , Gzip On, Redis On.

eetop公众号 创芯大讲堂 创芯人才网
快速回复 返回顶部 返回列表